新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA/DSP技術(shù)的1553B飛機(jī)總線系統(tǒng)通訊軟件的設(shè)計

基于FPGA/DSP技術(shù)的1553B飛機(jī)總線系統(tǒng)通訊軟件的設(shè)計

作者: 時間:2014-03-08 來源:網(wǎng)絡(luò) 收藏
in: 0px auto; ">④自檢測過程。自檢測過程是在收到上位機(jī)的自檢命令后,實(shí)現(xiàn)接口板的數(shù)據(jù)發(fā)送 和接收性能測試。

(4)中斷控制程序
在DSP芯片TMS320F206接口的設(shè)計中,使用3個硬件中斷,INT1,INT2由來產(chǎn)生,INT3 則由上位機(jī)來產(chǎn)生。INT1表明的接收單元已收到一個數(shù)據(jù),通知F206讀數(shù),INT2表明的接收單元已收到一個錯誤數(shù)據(jù),通知F206讀取錯誤狀態(tài)信息,INT3是上位機(jī)和接口板數(shù)據(jù)傳輸控制的一種手段,通過INT3中斷,上位機(jī)告訴接口板進(jìn)行數(shù)據(jù)接收還是數(shù)據(jù)發(fā)送操作,發(fā)送多少數(shù)據(jù),采用的消息格式以及總線控制等信息。

DSP部分的軟件采用C++和匯編語言混合編程,關(guān)鍵路徑如中斷服務(wù)程序,數(shù)據(jù)發(fā)送和接收程序都采用匯編語言以達(dá)到最大的執(zhí)行效率,主程序采用C++編寫。

DSP部分軟件的流程圖,如圖6所示。


5.3 上位機(jī)控制程序

主要實(shí)現(xiàn)上位機(jī)在特定的操作系統(tǒng)下對接口板的軟件驅(qū)動、數(shù)據(jù)通訊和傳輸控制。主要使用C++在Windows環(huán)境下進(jìn)行軟件開發(fā)。

6結(jié)語

本文介紹了一種基于FPGA和DSP對某型通訊軟件設(shè)計與實(shí)現(xiàn)的方法。在實(shí)際的運(yùn)用中,較好的實(shí)現(xiàn)了總線系統(tǒng)通訊功能,對總線研究具有一定的使用和參考價值。

本文引用地址:http://m.butianyuan.cn/article/241686.htm

fpga相關(guān)文章:fpga是什么


通信相關(guān)文章:通信原理



上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉