新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 以全新的多核SoC架構(gòu)進(jìn)行LTE開發(fā)

以全新的多核SoC架構(gòu)進(jìn)行LTE開發(fā)

作者: 時間:2011-06-29 來源:網(wǎng)絡(luò) 收藏

多核共享內(nèi)存控制器

另一項(xiàng)重要多核功能改進(jìn)之處是TI全新的多核共享內(nèi)存控制器。由于多核需要依序處理數(shù)據(jù),從外部內(nèi)存存取數(shù)據(jù)或在各內(nèi)核的本地內(nèi)存之間移動數(shù)據(jù),會使實(shí)際性能大幅降低。在TI全新的架構(gòu)中,多核共享內(nèi)存控制器能夠讓內(nèi)核有效存取共享內(nèi)存,就如同專用的本地內(nèi)存一般。如此便不需要進(jìn)行任何數(shù)據(jù)傳輸,而且能夠使各內(nèi)核立即有效處理共享內(nèi)存中儲存的數(shù)據(jù)。

透過結(jié)合多核共享內(nèi)存控制器、多核導(dǎo)航器與TeraNet2,TI能提供高效率的系統(tǒng)層級設(shè)計,使客戶得以發(fā)揮絕佳的多核效用。

可擴(kuò)展性

使得無線數(shù)據(jù)速度及蜂窩網(wǎng)絡(luò)拓樸展現(xiàn)嶄新的境界。目前蜂窩網(wǎng)絡(luò)主要采用宏蜂窩(macrocell)小區(qū),極少采用微微蜂窩(picocell)及飛蜂窩(femtocell)小區(qū)。隨著數(shù)據(jù)使用持續(xù)大幅飆長,經(jīng)過提升的頻譜效率也無法再支持傳統(tǒng)的大型網(wǎng)絡(luò)拓樸。

3GPP標(biāo)準(zhǔn)團(tuán)隊(duì)注意到這一點(diǎn),因此正開發(fā)在蜂窩網(wǎng)絡(luò)中加入微微蜂窩小區(qū)和飛蜂窩小區(qū)的簡化方法,以便形成由不同大小的蜂窩小區(qū)組成的異構(gòu)網(wǎng)絡(luò),而不僅是由宏蜂窩小區(qū)組成的同構(gòu)網(wǎng)絡(luò)(見圖3)。對于需要在各種基站架構(gòu)運(yùn)用研究及開發(fā)資源的系統(tǒng)設(shè)計人員而言,解決方案及架構(gòu)的可擴(kuò)展性是異構(gòu)網(wǎng)絡(luò)中相當(dāng)重要的部份。

(電子工程專輯)

圖3:宏蜂窩、微蜂窩、微微蜂窩及飛蜂窩小區(qū)交錯并協(xié)同工作將形成未來的異構(gòu)網(wǎng)絡(luò)。

透過多核導(dǎo)航器,TI全新的SoC架構(gòu)使得軟件重復(fù)使用及重新部署達(dá)到前所未有的層級。此一全新架構(gòu)也支持各設(shè)備中不同數(shù)量的處理組件,這些處理組件可能是L1、L2、L3及傳輸功能的核心或協(xié)處理加速器。由于設(shè)備制造商能夠通過異構(gòu)網(wǎng)絡(luò)的所有組件實(shí)現(xiàn)他們的系統(tǒng),因此彈性軟硬件設(shè)計的結(jié)合有助于縮短不同開發(fā)的上市時間、優(yōu)化硬件成本,以及降低工程成本。

其中的關(guān)鍵在于多核導(dǎo)航器采用多核的概念,使得各內(nèi)核能夠依據(jù)硬件獨(dú)立運(yùn)作。因此,使用多核導(dǎo)航器開發(fā)的內(nèi)核、協(xié)處理器及外圍軟件三者的概念僅需要最低程度的修改,因?yàn)橛布梢罁?jù)異構(gòu)網(wǎng)絡(luò)中不同類型基站的性能需求加以調(diào)整。

本文小結(jié)

蜂窩網(wǎng)絡(luò)的變化相當(dāng)劇烈且深遠(yuǎn);流經(jīng)系統(tǒng)的數(shù)據(jù)量日益增加,營運(yùn)商及基站制造商正不斷地努力趕上。器件級別的創(chuàng)新將有助于提供所需的工具來維持和提升基礎(chǔ)架構(gòu),以支持新一代無線設(shè)備,全新的SoC架構(gòu)正是TI引領(lǐng)創(chuàng)新4G技術(shù)的其中一例。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉