脈沖壓縮技術(shù)簡(jiǎn)介及其基于FPGA的設(shè)計(jì)
![](http://editerupload.eepw.com.cn/201404/0b77ae03962d3f1a53ce72637f2e6b5a.jpg)
本文引用地址:http://m.butianyuan.cn/article/246042.htm
圖4 1024點(diǎn)脈沖壓縮狀態(tài)FPGA計(jì)算結(jié)果與MATLAB計(jì)算結(jié)果對(duì)比圖
![](http://editerupload.eepw.com.cn/201404/4366f5d3076a22426a717272191861c1.jpg)
圖5 512點(diǎn)脈沖壓縮狀態(tài)FPGA計(jì)算結(jié)果與MATLAB計(jì)算結(jié)果對(duì)比圖
![](http://editerupload.eepw.com.cn/201404/804edd9cbbc661e2fc7bcbd156b690f2.jpg)
圖6 256點(diǎn)脈沖壓縮狀態(tài)FPGA計(jì)算結(jié)果與MATLAB計(jì)算結(jié)果對(duì)比圖
圖4至圖6分別對(duì)應(yīng)時(shí)寬為60μs、20μs、6μs,帶寬均為5M的線性調(diào)頻信號(hào)。其中,左圖對(duì)應(yīng)MATLAB的計(jì)算結(jié)果,右圖為 FPGA芯片的輸出結(jié)果??梢钥吹剑現(xiàn)PGA芯片的輸出結(jié)果和MATLAB仿真結(jié)果吻合。經(jīng)測(cè)試驗(yàn)證結(jié)果良好,最大誤差不超過(guò)-76db,在內(nèi)部時(shí)鐘頻率 80MHz條件下,完成1024點(diǎn)FFT 運(yùn)行時(shí)間為146μs ,滿足了雷達(dá)系統(tǒng)實(shí)時(shí)處理要求,達(dá)到了滿意的效果。
fpga相關(guān)文章:fpga是什么
脈沖點(diǎn)火器相關(guān)文章:脈沖點(diǎn)火器原理
評(píng)論