新聞中心

EEPW首頁 > 消費電子 > 設計應用 > 基于NiosⅡ+SOPC的LCD顯示系統設計

基于NiosⅡ+SOPC的LCD顯示系統設計

作者: 時間:2014-05-07 來源:網絡 收藏

Nios Ⅱ是一種可配置的16/32位RISC處理器,它結合豐富的外設專用指令和硬件加速單元可以低成本地提供極度靈活和功能強大的 系統,開發(fā)者根據實際需要自行整合。ALTEra 公司所有主流FPGA 器件都支持Nios Ⅱ。將LCD驅動與Nios Ⅱ相結合可以得到一個擴展性強、通用的IP核,從而解決不同型號液晶屏之間的驅動差異問題。

本文引用地址:http://m.butianyuan.cn/article/246550.htm

1 軟核處理器和

設計核用占用不到一半的FPGA 資源,可計算增加1 倍以上的信息。嵌入式處理器性能超過200 DMIPS,32 位數據和地址、采用32 位指令、32 個外部中斷源和32位通用寄存器;Nios Ⅱ支持幾十個外設選項,開發(fā)者能夠選擇合適的外設,獲得最合適的處理器、外設和接口組合。

現在,在一片FPGA芯片上可以實現如MCU、DSP、PCI總線控制和各種控制算法等復雜的功能。FPGA芯片密度已達到百萬門級,由于FPGA芯片密度的提高和EDA開發(fā)工具的不斷更新,利用FPGA器件實現SOC已成為可能,這項技術稱為嵌入式技術。SOPC技術既具有基于ASIC 的系統級芯片設計的特征,又具有基于模板級設計的特征,具有了可重構性、高效自動化的設計方法。Altera推出的Nios Ⅱ為設計者提供了FPGA優(yōu)化的嵌入式處理器,以及為SOPC設計了一套綜合解決方案。

Nios Ⅱ處理器具有完善的軟件開發(fā)套件,包括集成開發(fā)環(huán)境(IDE)、編譯器、MC調試器、TCP/IP協議棧和實時操作系統(RTOS)。設計者能夠用Altera QUARTus Ⅱ開發(fā)軟件中的SOPC Builder系統開發(fā)工具創(chuàng)建用戶定制的CPU 和外設電路,獲得設計需要的處理器系統。

利用SOPC Builder開發(fā)工具創(chuàng)建專用的處理器系統,需要進行SOPC 的嵌入式處理器芯片內部資源的選擇和軟件設計。SOPC Builder工具通過加載Nios Ⅱ軟核和外圍接口的定義來配置一個高集成度的SOPC 系統的嵌入式處理器芯片。

圖1 是一個液晶顯示的SOPC 系統的Nios Ⅱ處理器,主要端口包括復位信號、全局輸入時鐘和一些I/O端口。因Nios Ⅱ是在FPGA芯片內實現的,那么它既可以通過FPGA的引腳連到外部設備,也可以直接連到FPGA芯片內的其他電路上。FPGA 片內未被使用的資源仍然同樣可以被配置成為其他的模塊使用,從而實現系統的SOC集成。

 

 

2 液晶屏控制器的選擇

這里使用的是一塊YM12864J的液晶顯示模塊,它已集成了SED1330作為液晶顯示屏的控制器,與同類產品相比其主要特點有:

(1)有較強功能的I/O控制器;

(2)指令簡單;

(3)8位并行I/O口;

(4)文本和圖形方式混合顯示。

YM12864J的I/O接口見表1.

 

 

3 FPGA 與LCD 的接口電路

本設計選擇的液晶顯示屏已經和控制器集成在了一起,外圍電路就比較簡單,只有FPGA 芯片和液晶控制模塊的連接。這里有兩種方案可以考慮,第一種是把液晶顯示模塊當作外部存儲器,利用Ext_Shared_Bus的數據和地址總線對其進行控制;第二種是把LCD 接口當作普通的外部設備GPIO進行操作,通過對I/O口的操作來控制LCD 的數據以及讀、寫使能,片選。一般地,對于不太復雜的系統,把外部設備看作是普通PIO是比較簡單的方法,所以在這里采用第二種方案,Nios 與LCD模塊的接口電路如圖2所示。

 

 

4 系統軟件設計

系統硬件上電復位后,初始化函數會對硬件層進行初始化配置,包括I/O口的方向配置。在對系統硬件層正確的初始化以后,可以通過Nios 將數據直接送至SED1330顯示緩沖區(qū),應用層函數會對液晶的控制器發(fā)送控制命令和顯示數據,然后液晶屏就會顯示用戶想要顯示的內容,本設計應用層設計了一些基本的顯示函數,可以顯示字符,漢字和簡單的圖形,用戶只需調用一些顯示函數就可以顯示內容,系統的軟件設計流程如圖3所示。

 

led顯示器相關文章:led顯示器原理



上一頁 1 2 下一頁

關鍵詞: NiosⅡ SOPC

評論


相關推薦

技術專區(qū)

關閉