新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 一種基于CPLD實現(xiàn)QPSK調制電路設計

一種基于CPLD實現(xiàn)QPSK調制電路設計

作者: 時間:2014-09-10 來源:網(wǎng)絡 收藏

  是數(shù)字通信系統(tǒng)中一種常用的多進制方式。其的基本原理:對輸入的二進制序列按每兩位碼元分為一組,用載波的四種相位表征它們。實際上信號是兩路正交雙邊帶信號?,F(xiàn)在人們對通信的要求越來越高,高速率、大容量、以及多業(yè)務,這些對有限的頻譜資源構成了大的挑戰(zhàn)。因此,對相移鍵控的研究具有重要意義,因為信道條件的限制,大多數(shù)數(shù)字通信系統(tǒng)采用了對幅度波動不敏感的頻移鍵控、相移鍵控和相應的派生方式。

本文引用地址:http://m.butianyuan.cn/article/262767.htm

  基于以上調制,本設計基于采用相位選擇法來實現(xiàn)調制。

  1。 QPSK調制原理

  QPSK信號的正弦載波有4個可能的離散相位狀態(tài),每個載波相位攜帶2個二進制符號(00、01、10、11),其信號表示式為圖1(a)是載波初始相位為0°的QPSK信號矢量圖,如上圖1(b)是初始相位為45°的QPSK信號的矢量圖。

  

 

  圖1

  QPSK調制有兩種產生方法:相乘電路法和相位選擇法。

  乘法電路調制:二進制碼經過串并變換器分為兩個半速率雙極性碼,兩路信號經過低通濾波,分別與相互正交的兩路載波信號相乘,然后兩路信號相加得到QPSK信號。

  相位選擇法:輸入二進制數(shù)據(jù)經過串/并變換輸出雙比特碼元,四相載波產生器輸出四種不同相位的載波,邏輯選相電路根據(jù)串/并變換輸入的雙比特碼元,每個時間間隔選擇其中一種相位的載波作為輸出,然后經帶通濾波器濾除帶外干擾信號,就得到QPSK調制信號。

  2. 本設計調制原理

  在設計中采用相位選擇法來實現(xiàn),QPSK信號有四種狀態(tài)(00、01、10、11),將輸入二進制序列每兩位碼元分為一組。

  方案中,用四種波形表示四種相位(圖2)

  

 

  圖2

  3. 系統(tǒng)模塊設計

  電路總分為6部分:

  第一部分:電源電路,為整個電路提供5V的電壓;

  第二部分:時鐘信號電路,用來產生一個4MHz的時鐘;

  第三部分:基帶信號產生電路,產生五種序列碼(全0碼、全1碼、01碼、7位M序列和15位M序列);

  第四部分:調制電路,實現(xiàn)基帶信號調制成抽樣信號輸出;

  第五部分:D/A轉換電路,將調制模塊輸出的信號轉換成模擬信號輸出;

  第六部分:濾波電路,對D/A轉換后的模擬信號經濾波完成模擬信號重建。


上一頁 1 2 下一頁

關鍵詞: CPLD QPSK 調制

評論


相關推薦

技術專區(qū)

關閉