新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > Synopsys全新DesignWare MIPI D-PHY將面積和功耗縮減50%

Synopsys全新DesignWare MIPI D-PHY將面積和功耗縮減50%

作者: 時間:2014-09-18 來源:電子產(chǎn)品世界 收藏

  為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識產(chǎn)權(IP)及服務的全球性領先供應商新思科技公司(, Inc.)日前宣布:已將其DesignWare® MIPI® D-PHY™的面積和功耗降低到了競爭性方案的50%,同時將性能提升至每通道2.5 Gbps,為移動、消費類和汽車應用降低了系統(tǒng)級芯片()的芯片成本并延長了電池續(xù)航能力。由于符合MIPI D-PHY v1.2規(guī)范,同時作為還包括DesignWare MIPI DSI 和 CSI-2 Controller控制器和驗證IP(VIP)的完整解決方案的一部分,D-PHY降低了集成風險、以及連接到各種圖像和顯示設備的工作量。

本文引用地址:http://m.butianyuan.cn/article/263087.htm

  “DesignWare MIPI D-PHY提供的低功耗、高性能和可配置性選項,對于我們Myriad 2視覺處理單元( Vision Processing Unit)的成功至關重要,”Movidius高級副總裁兼首席運營官Sean Mitchell表示:”采用支持最新規(guī)范和功能的高品質MIPI知識產(chǎn)權(IP)解決方案,可幫助我們快速且風險更小地將所需功能集成到我們的之上。”

  “在過去10年中,在MIPI Alliance工作組中一直扮演著一種積極的角色,為MIPI Alliance技術的開發(fā)和擴散做出了貢獻,”MIPI Alliance董事會主席Joel Huloux表示:”隨著最新DesignWare MIPI D-PHY的推出,Synopsys可幫助設計人員充分利用D-PHY v1.2規(guī)范中定義的高性能和低功耗功能,去快速地為高端移動設備、消費和汽車產(chǎn)品的圖像和顯示應用部署。”

  “為了加快其產(chǎn)品上市時間,高分辨率產(chǎn)品的設計師需要經(jīng)過驗證的IP,它有助于降低在其SoC中集成各種接口的風險,”Keysight Technologies副總裁兼總經(jīng)理Jürgen Beck表示:”我們的測量工具和Synopsys的全新D-PHY IP將有助于支持和拓展整個MIPI生態(tài)系統(tǒng),我們期待著與Synopsys在未來的MIPI開發(fā)中展開合作。”

  DesignWare MIPI D-PHY是用于MIPI CSI-2和DSI主機(Host)和設備(Device)應用的物理層,用來在移動和嵌入式應用中將圖像和顯示連接到主芯片SoC。DesignWare MIPI D-PHY是首個符合MIPI Alliance D-PHY v1.2規(guī)范的D-PHY IP產(chǎn)品,支持每個通道高達2.5Gbps的運行速度。對于高分辨率輸出,四個DesignWareMIPID-PHY通道可以被聚合以支持10 Gbps的速度,并且還可以聚合八個數(shù)據(jù)通道以實現(xiàn)20 Gbps的速度。此外,DesignWareMIPID-PHY的各種可配置性選項,使設計人員能夠以更少SoC設計數(shù)量來應對多種目標應用的需求,同時最大限度縮短上市時間。

  “通過為快速變化且競爭激烈的移動設備市場提供一種面積極小和低功耗極低的D-PHY,Synopsys幫助設計師以芯片成本和電池續(xù)航時間來實現(xiàn)其SoC產(chǎn)品的差異化,”Synopsys IP和原型設計市場副總裁John Koeter表示:”通過一個支持最新MIPI Alliance標準的、高質量的IP產(chǎn)品組合,Synopsys使設計人員能夠把最新的功能集成到面向移動和消費市場的SoC之中。”

  供貨

  采用16-nm FinFET工藝的全新DesignWare MIPI D-PHY已經(jīng)開始供貨,采用28-nm工藝的產(chǎn)品計劃于2015年年初面市。用于MIPI D-PHY v1.2的驗證IP(VIP)現(xiàn)在已經(jīng)開始供貨。

pid控制相關文章:pid控制原理


電容式觸摸屏相關文章:電容式觸摸屏原理
加速度計相關文章:加速度計原理


關鍵詞: Synopsys SoC 傳感器

評論


相關推薦

技術專區(qū)

關閉