新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > PCB設計:如何減少錯誤并提高效率

PCB設計:如何減少錯誤并提高效率

作者: 時間:2015-01-29 來源:網絡 收藏

  為了驗證連接關系并執(zhí)行整體檢查,使用了原理圖仿真。原理圖仿真由原理圖創(chuàng)建、測試平臺創(chuàng)建和仿真組成。

本文引用地址:http://m.butianyuan.cn/article/269192.htm

  在測試平臺創(chuàng)建過程中,將有激勵信號給到必要的輸入端,然后在感興趣的信號點觀察輸出結果。

  可以通過將探針連接到待觀察節(jié)點實現(xiàn)上述過程。節(jié)點電壓和波形可以指示原理圖有沒有錯誤。所有信號連接都會得到自動檢查。

  

 

  圖4:原理圖測試平臺和各個節(jié)點的仿真值。

  讓我們看一下上面這張圖的一個局部,其中探測的節(jié)點和電壓清晰可見:

  

 

  因此在仿真的幫助下,我們可以直接觀察結果,確認原理圖是否正確。另外,通過仔細調節(jié)激勵信號或元件值還可以實現(xiàn)設計更改的調查。因此原理圖仿真可以節(jié)省設計和檢查人員的大量時間,并且增加設計正確性的機會。


上一頁 1 2 下一頁

關鍵詞: PCB 電路板

評論


相關推薦

技術專區(qū)

關閉