新聞中心

EEPW首頁 > 元件/連接器 > 新品快遞 > 怎樣用最小的代價降低MOS的失效率?

怎樣用最小的代價降低MOS的失效率?

作者:致遠(yuǎn)電子 時間:2015-04-28 來源:電子產(chǎn)品世界 收藏

  【前言】在高端的柵極驅(qū)動電路中,自舉電路因技術(shù)簡單、成本低廉得到了廣泛的應(yīng)用。然而在實際應(yīng)用中,常莫名其妙的失效,有時還伴隨著驅(qū)動IC的損壞。如何破?一個合適的電阻就可搞定問題。

本文引用地址:http://m.butianyuan.cn/article/273280.htm

  【問題分析】

  

3-1

 

  上圖為典型的半橋自舉驅(qū)動電路,由于寄生電感的存在,在高端關(guān)閉后,低端MOS的體二極管鉗位之前,寄生電感通過低端二極管進(jìn)行續(xù)流,導(dǎo)致VS端產(chǎn)生負(fù)壓,且負(fù)壓的大小與寄生電感與成正比關(guān)系。該負(fù)壓會把驅(qū)動的電位拉到負(fù)電位,導(dǎo)致驅(qū)動電路異常,還可能讓自舉電容過充電導(dǎo)致驅(qū)動電路或者柵極損壞。由于IC的驅(qū)動端通常都有寄生二極管,當(dāng)瞬間的大電流流過驅(qū)動口的二極管時,很可能引發(fā)寄生閉鎖效應(yīng),導(dǎo)致驅(qū)動電路徹底損壞。

  【解決方法】

  

3-2

 

  如上圖所示,在自舉驅(qū)動芯片VS端與Q1的源極之間增加一個電阻Rvs,該電阻不僅是自舉限流電阻,同時還是導(dǎo)通電阻和關(guān)斷電阻。由于占空比受自舉電容影響,該電阻值一般不能取得較大,推薦值為3~10Ω較為適宜。電阻和自舉電容的容值與其充電時間可以由以下公式得出:

  

3-3

 

  其中C是自舉電容容值,D為最大占空比。

  致遠(yuǎn)電子的PV系列光伏電源,內(nèi)部的MOS驅(qū)動技術(shù)就幫助此款產(chǎn)品解決了很多高端MOS的疑難怪癥,最終成就了產(chǎn)品的高可靠性。200~1200VDC超寬輸入電壓范圍,長壽命、高效率、低紋波噪聲、高可靠性等特點。

  【其它注意事項】

  

3-4

 

  對于減小高端MOS驅(qū)動的寄生振蕩,除通過增加驅(qū)動端的電阻發(fā)揮作用外,在印制電路板的設(shè)計中,還可注意以下一些細(xì)節(jié),將寄生振蕩降到最低。如:自舉二極管應(yīng)緊靠自舉電容,功率布線盡量短且走線圓滑,直插器件應(yīng)緊貼PCB以減小寄生電感等。怎么樣?趕快試試吧!



關(guān)鍵詞: MOS SCR

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉