新聞中心

EEPW首頁(yè) > 基礎(chǔ)知識(shí) > 時(shí)鐘電路原理

時(shí)鐘電路原理

作者:李雪 時(shí)間:2015-12-09 來(lái)源:電子產(chǎn)品世界 收藏

  導(dǎo)讀:任何工作都按時(shí)間順序,用于產(chǎn)生這個(gè)時(shí)間的電路就是時(shí)鐘電路,本文主要為大家講解。

本文引用地址:http://m.butianyuan.cn/article/284132.htm

一、- -簡(jiǎn)介

  時(shí)鐘電路,就是產(chǎn)生象時(shí)鐘一樣準(zhǔn)確的振蕩電路。時(shí)鐘電路主要由晶體振蕩器、晶震控制芯片和電容三部分構(gòu)成,具有價(jià)格低廉、接口簡(jiǎn)單、使用方便等特點(diǎn),目前已有了很廣泛的應(yīng)用,如電子表的時(shí)鐘電路、電腦的時(shí)鐘電路、MP3/4的時(shí)鐘電路等。目前流行的串行時(shí)鐘電路有DS1302、DS1307、PCF8485等,其中,DS1302是DALLAS公司的一種具有涓細(xì)電流充電能力的電路,采用串行數(shù)據(jù)傳輸,并為掉電保護(hù)電源提供可編程的充電功能。本文我們就以DS1302為例來(lái)對(duì)進(jìn)行詳細(xì)的講解。

二、時(shí)鐘電路原理- -引腳

  實(shí)時(shí)時(shí)鐘電路DS1302包括VCC1、VCC2、X1、X2、SCLK、I/O、RST、GND八個(gè)引腳。其中,VCC1用作主電源,VCC2用作備用電源,當(dāng)滿足VCC1>VCC2時(shí),由主電源向DS1302供電,當(dāng)滿足VCC2>VCC1+0.2時(shí),由備用電源向DS1302進(jìn)行供電;X1和X2是32867Hz的晶振管腳,主要用于為芯片提供時(shí)鐘脈沖;SCLK為串行時(shí)鐘,主要用于提供時(shí)鐘信號(hào)以控制數(shù)據(jù)的輸入與輸出;I/O為輸入輸出設(shè)備,用作三線接口時(shí)的雙向數(shù)據(jù)線;RST主要提供復(fù)位功能,其在數(shù)據(jù)的讀寫(xiě)過(guò)程中,必須保持為高電位;GND引腳用于和大地相連。

三、時(shí)鐘電路原理

  DS1302的控制字節(jié)的最高有效位即位7必須是邏輯1,若該位為0,則不能把該數(shù)據(jù)寫(xiě)入進(jìn)DS1302中;位6為1表示存取RAM數(shù)據(jù),為0表示存取日歷時(shí)鐘數(shù)據(jù);位5至位1表示操作單元的地址;最低有效位即位0為1表示要進(jìn)行讀操作,為0表示要進(jìn)行寫(xiě)操作;其控制字節(jié)總是從最低位開(kāi)始進(jìn)行輸出。

  在控制指令字輸入后的下一個(gè)SCLK時(shí)鐘的上升沿時(shí),數(shù)據(jù)被寫(xiě)入DS1302,數(shù)據(jù)輸入從最低有效位即位0開(kāi)始。同樣,在緊跟8位的控制指令字后的下一個(gè)SCLK脈沖的下降沿讀出DS1302的數(shù)據(jù),數(shù)據(jù)輸出時(shí)也是從最低有效位即位0開(kāi)始。

  時(shí)鐘電路原理相關(guān)文章推薦閱讀:

  1、實(shí)時(shí)時(shí)鐘電路的原理及應(yīng)用

  2、單片機(jī)實(shí)時(shí)時(shí)鐘電路的原理及應(yīng)用

  3、基于Multisim的數(shù)字時(shí)鐘設(shè)計(jì)



關(guān)鍵詞: 時(shí)鐘電路原理

評(píng)論


技術(shù)專(zhuān)區(qū)

關(guān)閉