新聞中心

EEPW首頁 > 消費(fèi)電子 > 業(yè)界動(dòng)態(tài) > QuickLogic參考設(shè)計(jì)工具套件助工程師實(shí)現(xiàn)最低功耗設(shè)計(jì)

QuickLogic參考設(shè)計(jì)工具套件助工程師實(shí)現(xiàn)最低功耗設(shè)計(jì)

作者:電子設(shè)計(jì)應(yīng)用 時(shí)間:2004-10-15 來源:電子設(shè)計(jì)應(yīng)用 收藏

嵌入式標(biāo)準(zhǔn)產(chǎn)品ESP的先驅(qū)企業(yè)公司Nasdaq股票代碼: QUIK)今天發(fā)布了一套使用Eclipse II FPGA器件進(jìn)行低功耗設(shè)計(jì)的參考設(shè)計(jì)工具套件Reference Design Kit,RDK。這套RDK由硬件和軟件工具組成,使設(shè)計(jì)師可以直接測量Eclipse II設(shè)計(jì)的實(shí)際功耗,同時(shí)還可在開發(fā)過程中計(jì)算、分析和模擬Eclipse II設(shè)計(jì)的功耗

本文引用地址:http://m.butianyuan.cn/article/3479.htm

邏輯產(chǎn)品總監(jiān)Brian Faith 表示:“功耗最小化已成為許多芯片設(shè)計(jì)的一項(xiàng)重要設(shè)計(jì)指標(biāo),在采用FPGA器件的設(shè)計(jì)方面尤為如此。我們的低功耗RDK使設(shè)計(jì)者能夠優(yōu)化Eclipse II設(shè)計(jì)至最低功耗,并且能夠以實(shí)際芯片驗(yàn)證其設(shè)計(jì),從而顯著縮短產(chǎn)品開發(fā)周期。”

該低功耗RDK包括兩塊PCB電路板——一塊原型電路板上載有Eclipse II FPGA器件,另一塊子卡用于測量功耗。原型電路板有144管腳TQFP208管腳PQFP兩種插座供用戶選擇,這兩款插座均適用于所有 Eclipse II 系列產(chǎn)品。其它的主板組件包括一個(gè)RS232C 接口、一個(gè)UART控制器、4K串行EEPROM以及兩個(gè)LED顯示。子卡組件包括一個(gè)MSP430C133微處理器,一個(gè)LCD模塊、兩個(gè)LED顯示管以及三個(gè)電流傳感器。

利用低功耗RDK,設(shè)計(jì)師們能夠訪問Eclipse II芯片上的每個(gè)I/O管腳,方便地將其連接至調(diào)試工具、示波鏡和邏輯分析儀。用于功率測量的子板不僅能夠分別顯示Eclipse II 核心部分和I/O部分的功耗,而且還能夠分別顯示不同I/O bank的功耗。該低功耗RDK可以通過自帶的LCD顯示單獨(dú)使用,也可以結(jié)合使用帶有圖形用戶接口的PC機(jī),這樣能夠提供包括隨時(shí)間變化的動(dòng)態(tài)功耗圖表在內(nèi)的更全面的功耗信息。



關(guān)鍵詞: QuickLogic

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉