亞科鴻禹發(fā)布新版FPGA原型驗證板StarFire6S-DARM
亞科鴻禹科技有限公司(HyperSilicon)于近日在北京推出了名為StarFire6S-DARM的系列新型FPGA原型驗證系統(tǒng)。該公司原有的StarFire5S-V系列主要針對各類視音頻SOC的設(shè)計驗證,被國內(nèi)設(shè)計公司廣泛采用累計達20多套。這款新的StarFire6S-DARM系列繼承了StarFire5S-V系列的大部分優(yōu)點,在容量、靈活性和性能指標方面有了進一步提高,同時支持采用各類型ARMTM處理器的SOC驗證,從而適應(yīng)更廣泛的SOC/ASIC/IP/FPGA的原型驗證和算法實現(xiàn)的要求。
StarFire6S-DARM系列驗證板采用了模塊化的設(shè)計,核心的FPGA芯片和速率要求較高的部件集中在母板上,而各種其他外圍功能主要通過子板的方式進行擴展。母板與子板之間則采用了美國SAMTECTM公司的高密高速連接器,這樣既保證了良好的信號質(zhì)量,又得到了靈活的擴展余地。
StarFire6S-DARM的母板以兩片Altera公司的StratixII芯片EP2S180F1020 (兼容EP2S60F1020)為核心,使可驗證ASIC門數(shù)達到至少360萬門,通用輸入輸出擴展信號達1260個。多塊母板還可以上下層疊,以適應(yīng)更大容量的驗證要求。除了強大的電源供給和靈活的時鐘輸入外,母板能夠覆蓋大部分常見的信號標準形式,還包括了若干個PCI/PCI-X插槽,LVDS輸入輸出接口,IDE硬盤接口和SMA接口等。
StarFire6S-DARM的子板覆蓋了常見的各種應(yīng)用,包括各類Memory,各類視音頻輸入輸出,TS碼流輸入輸出, LCD接口,CCD/CMOS接口,100M以太網(wǎng)PHY,USB1.1/2.0/OTG PHY, UART接口,PS2接口等等。
StarFire6S-DARM最大的創(chuàng)新在于其支持直接連接ARM CORETILETM,事實上,任何符合AMBATM總線規(guī)范的部件均可以直接連接到StarFire6S-DARM母板上,因此為采用了各類型ARMTM核的SOC項目的驗證和軟硬件同步開發(fā)提供了新的有力武器。
評論