關(guān) 閉

新聞中心

EEPW首頁 > 工控自動化 > 設(shè)計應(yīng)用 > 汽車數(shù)字AV產(chǎn)品的抗干擾研究

汽車數(shù)字AV產(chǎn)品的抗干擾研究

——
作者: 時間:2007-09-20 來源: 收藏
一、    引言

電磁兼容(EMC)是指設(shè)備或系統(tǒng)在所處的電磁環(huán)境中能正常工作且不對該環(huán)境中任何其他事物構(gòu)成不能承受的電磁騷擾的能力。電磁兼容技術(shù)是一門迅速發(fā)展的交叉學(xué)科,涉及電子、計算機(jī)、通信、航空航天、鐵路交通、電力、軍事以至人民生活各個方面在當(dāng)今信息社會,隨著電子技術(shù)、計算機(jī)技術(shù)的發(fā)展,一個系統(tǒng)中采用的電氣及電子設(shè)備數(shù)量大大增加,而且電子設(shè)備的頻帶日益加寬,功率逐漸增大,靈敏度提高,聯(lián)接各種設(shè)備的電纜網(wǎng)絡(luò)也越來越復(fù)雜,特別隨著數(shù)字化產(chǎn)品的不斷問世,其電磁兼容性的設(shè)計越來越引起人們的重視。因為高速數(shù)字電路工作時,會產(chǎn)生大量的高頻信號,處理不好,不僅影響本身性能,而且還會影響周圍環(huán)境。如VCD視盤機(jī)MPEG1視頻數(shù)據(jù)率和音頻數(shù)據(jù)率之和約1.5Mb/s;DVDMPEG2音視頻可變碼率平均為4.69Mb/s,最大速率達(dá)10.7Mb/s,處理系統(tǒng)又與高速的存儲器配合使用進(jìn)行數(shù)據(jù)的讀寫。隨著碼率的不斷提高,數(shù)字信號處理的速度越來越快,產(chǎn)生與速度成正比的大量脈沖,也頻率越來越高,幅度越來越大,這對產(chǎn)品的抗設(shè)計帶來更大的難度,也是產(chǎn)品品質(zhì)高低的關(guān)鍵 所在。若處理不當(dāng),將影響音視頻的質(zhì)量和讀盤糾錯能力。嚴(yán)重時高頻干擾脈沖會通過電源或空間輻射出來,影響周圍電子設(shè)備的正常工作。現(xiàn)以Car-VCD機(jī)為例討論產(chǎn)品的抗干擾設(shè)計。

二、數(shù)字電路的常見干擾噪聲

產(chǎn)品的數(shù)字信號處理系統(tǒng)來說,常見的噪聲有以下幾種。

1電源噪聲:主要由于受DSP電路、CPU、動態(tài)存儲器件和其它數(shù)字邏輯電路在工作過程中邏輯狀態(tài)高速變換造成系統(tǒng)電流和電壓變化產(chǎn)生的噪聲、溫度變化時的直流噪聲以及供電電源本身產(chǎn)生的噪聲。

2地線噪聲:系統(tǒng)內(nèi)各部分的地線之間出現(xiàn)電位差或存在接地阻抗引起的接地噪聲。

3反射噪聲:傳輸線路各部分的特性阻抗不同或與負(fù)載阻抗不匹配時,所傳輸?shù)男盘栐诮K端(或臨界)部位產(chǎn)生反射,使信號波形發(fā)生畸變或產(chǎn)生振蕩。

4串?dāng)_噪聲:由于扁平電纜或束捆導(dǎo)線等傳輸線之間,印制電路板內(nèi)平行印制導(dǎo)線之間的電磁感應(yīng)以及高速開關(guān)電流通過分布電容等寄生參數(shù)把無用信號成分疊加在目的信號上引起的噪聲。

三、抑制干擾噪聲的措施

1、電源和地線噪聲的抑制

在車用CD,VCD中大量地應(yīng)用CMOS數(shù)字器件和數(shù)字模擬混合器件,當(dāng)設(shè)備工作時這些器件同時工作會使電路板內(nèi)的電源電壓和地電平波動,導(dǎo)致信號波形產(chǎn)生尖峰過沖或衰減振蕩,造成數(shù)字IC電路的噪聲容限下降而引起誤動作。其原因是數(shù)字IC的開關(guān)電流在電源線、地線上形成的電壓降與印制條和元器件引腳的分布電感所形成的感應(yīng)電壓降,兩者起作用的結(jié)果。由于車用VCD中有多條高頻數(shù)字信號線,因此,電源和地線的干擾相當(dāng)嚴(yán)重。其次,由于一部分CMOS電路是數(shù)字模擬混合器件,如D/A轉(zhuǎn)換器件,根據(jù)CMOS的基本理論,數(shù)字和模擬電路形成在同一個類型芯片上,如只有數(shù)字部分電源VDD供電,盡管模擬電源未接,VDD的電能會轉(zhuǎn)換到模擬部分上去,VDD電壓依然會出現(xiàn)于模擬電源VOC腳上。同樣,VDD上存在的噪聲亦會出現(xiàn)在VOC上,由于VDD和VOC上的噪聲作用造成數(shù)?;旌想娐?,如音頻D/A PCM1710的THD+N和動態(tài)范圍下降,影響整機(jī)的性能。

為抑制電源和地線噪聲,筆者認(rèn)為在車用VCD設(shè)計中可采取以下措施:(1)、選用貼片元件和盡可能縮短元件的引腳長度,以減小元件分布電感的影響;選用噪聲容限大的數(shù)字IC。(2)、在VDD及VOC電源端盡可能靠近器件接入濾波電容,以縮短開關(guān)電流的流通途徑,用10µF鋁電解和0.1µF獨石電容并聯(lián)接在電源腳上。對于MPEG板主電源輸入端和MPEG解碼芯片以及DRAM,SDRAM等高速數(shù)字IC的電源端可用鉭電解電容代替鋁電解電容,因為高頻時鉭電解的對地阻抗比鋁電解小得多。(3)、印制板布局時,要將模擬電路區(qū)和數(shù)字電路區(qū)合理地分開,電源和地線單獨引出,電源供給處匯集到一點;PCB布線時,高頻數(shù)字信號線要用短線,主要信號線最好集中在PCB板中心,時鐘發(fā)生電路應(yīng)在板中心附近,時鐘扇出應(yīng)采用菊鏈?zhǔn)交虿⒙?lián)布線,電源線盡可能遠(yuǎn)離高頻數(shù)字信號線或用地線隔開。(4)、印制板的電源線和地線印制條盡可能寬,以減小線電阻,從而減小公共阻抗引起的干擾噪聲。(5)、對數(shù)?;旌想娐罚琕DD與VOC應(yīng)連到模擬電源VOC,AGND與DGND接到模擬地AGND。根據(jù)BB,PHILIPS,ALPINE公司實驗結(jié)果,建議把D/A器件視為模擬器件,MPEG電路與D/A器件連接中,D/A器件必須置于AGND上,同時要提供一條數(shù)字回路供這些數(shù)字噪聲/能量反饋回信號源,以減小數(shù)字器件的噪聲對模擬電路的影響,使D/A器件的動態(tài)特性提高。

根據(jù)實測VCD機(jī)MPEG解壓板數(shù)字電源VDD與模擬電源VOC的噪聲電平,得知電源上疊加的噪聲電平已相當(dāng)小,VDD噪聲電平與VOC噪聲電平波形基本一致,且數(shù)字電源噪聲電平(VPP=85mV)明顯大于模擬電源的噪聲電平,這說明這些干擾脈沖主要由數(shù)字信號產(chǎn)生的。

2、反射干擾噪聲的抑制

在數(shù)字信號處理系統(tǒng)中,時鐘信號和數(shù)字信號傳輸因其傳輸線路始端和終端阻抗不匹配,所傳輸信號會在阻抗不連續(xù)處產(chǎn)生反射,使傳輸?shù)男盘柌ㄐ纬霈F(xiàn)上沖、下降和振蕩。反射還會降低器件噪聲容限。加大延遲時間,如傳輸線傳輸時間與所傳輸?shù)难舆t時間大致相同,引起的反射會帶來嚴(yán)重后果,有的使傳輸?shù)男畔a(chǎn)生錯誤,有的使電壓超過電路的極限值影響電路的正常工作。

通常情況下,傳輸線是無損耗線,單 位長度傳輸線的傳輸時間τ=(LC)½,特性阻抗ZO=(L/C) ½,其中C,L為單位長度傳輸線的分布電容和分布電感。傳輸線最大匹配線長度lmax=tτv/k,式中,tτ為傳輸信號的前沿時間,v為電磁波在傳輸線中的傳播速度,用聚乙烯線時為2

模擬信號相關(guān)文章:什么是模擬信號




評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉