Altium Designer 6.8新增實時三維PCB可視化和導(dǎo)航技術(shù)
Altium Limited為 Altium Designer 新增了三維PCB可視化引擎,讓所有設(shè)計師體驗逼真的板卡設(shè)計。通過 Altium Designer 6.8的三維 PCB 可視化新功能,設(shè)計師可以隨時查看板卡的精確成型,以及更輕松地與設(shè)計團隊的其他成員共享信息。
這是 Altium Designer 6.8 的 300 多個新功能和增強功能之一,Altium Designer 6.8 繼續(xù)致力于將板卡級設(shè)計、可編程硬件和嵌入式軟件開發(fā)統(tǒng)一于單一的設(shè)計環(huán)境中。這些功能解決了將所有設(shè)計規(guī)則都歸于單一且統(tǒng)一的體系結(jié)構(gòu)中的需求。它們?yōu)樵O(shè)計提供單一的連貫的視圖,并共享單一的用戶界面和數(shù)據(jù)存儲模型。
Altium Designer 6.8 統(tǒng)一的體系結(jié)構(gòu)進一步簡化了電子系統(tǒng)設(shè)計、新技術(shù)利用以及同公司內(nèi)其他部分的電子設(shè)計過程相結(jié)合等任務(wù)。這些統(tǒng)一功能、高級別的抽象設(shè)計提高了設(shè)計的復(fù)用性,并加快了設(shè)計速度。設(shè)計師們無須掌握新技能,即可獲得更多的設(shè)計選擇。
三維可視化技術(shù):平面的板卡級設(shè)計已成為過去式
三維可視化引擎將板卡級設(shè)計帶入了未來。設(shè)計師們可利用該功能翻
轉(zhuǎn)和旋轉(zhuǎn)設(shè)計,環(huán)視各元件,縮放空白板卡直至其上的軌跡和線路清晰可見,甚至瀏覽板卡表面之下的內(nèi)部各層。這些操作都是實時完成的,而且并不需要設(shè)計師設(shè)置或使用專用的三維模型。
板卡以完整的硬件加速三維視圖呈現(xiàn),具備全部的表面紋理、真實色彩、明暗分布以及 PCB 表面處理。設(shè)計師只需在設(shè)計周圍移動鼠標(biāo)指針,就能夠檢查板卡的內(nèi)部結(jié)構(gòu)。
三維可視化技術(shù)不但能夠為您在板卡投入制造前提供板卡成型的早期視圖,還能夠在您設(shè)計時為您提供更逼真的板卡視圖。因此,經(jīng)驗不太豐富的板卡設(shè)計師及包括管理人員在內(nèi)的整個設(shè)計鏈所涉及的人員都可以更輕松地查看板卡設(shè)計過程和層疊結(jié)構(gòu)。
這個技術(shù)還能夠幫助設(shè)計師們拓展現(xiàn)有的技能,涉足新的領(lǐng)域。那些非 PCB 布局專家的設(shè)計師利用 Altium Designer 統(tǒng)一的環(huán)境及其三維可視化技術(shù)等功能,在無須掌握相關(guān)的專業(yè)知識的情況下,就能在整個設(shè)計過程中發(fā)揮更大的作用。
經(jīng)驗豐富的 PCB 設(shè)計師能夠使用新增的可視化功能檢查內(nèi)部層次間的連結(jié)性以及絲印文字的正確放置和易讀性。實時三維視圖還有助于快速捕捉板卡制造的細節(jié),從而包括在制造說明中并為設(shè)計及產(chǎn)品文檔提供圖片。
更多板卡級新功能和增強功能
Altium Designer 6.8 的其他板卡級新增功能包括 Altium Designer 差分對交互式線路長度調(diào)整功能。設(shè)計師們現(xiàn)在能夠同時調(diào)整差分對線路的長度,在使用當(dāng)前大多數(shù) FPGA 都具備的眾多差分對信號功能時,這一優(yōu)勢顯得尤為突出。
Altium Designer 6.8 現(xiàn)在可以實現(xiàn)將圖元文件數(shù)據(jù)從 Windows 剪貼板直接粘貼至 PCB 設(shè)計中,簡化了 PCB 各機械層上的 logo、表格或圖片數(shù)據(jù)的輸入。PCB 編輯器還增強了對倒置文本放置和分配、條形碼的直接創(chuàng)建和放置以及板卡剪切塊創(chuàng)建的支持。
通過大量的 GUI 增強功能,諸如鼠標(biāo)懸停時元件和網(wǎng)絡(luò)的實時高亮功能、快速鼠標(biāo)縮放和新增的網(wǎng)格選項功能,設(shè)計師可專注于設(shè)計任務(wù),而不需在基本的導(dǎo)航和界面功能上消耗過多精力。
統(tǒng)一電路圖電線、總線和信號線束:基本連接性得以簡化
因為加入了信號線束對象,原理圖級的連線、總線和信號線束的連接性都得到了統(tǒng)一和顯著簡化。設(shè)計師現(xiàn)在能夠裝配任何一種信號的邏輯分組,極大地簡化了連線的連接,提高了可讀性,并降低了電路圖設(shè)計結(jié)構(gòu)的復(fù)雜性。他們還能夠在子電路之間創(chuàng)建和操作更高級別的抽象連接,運用更簡單的圖紙表示更復(fù)雜的設(shè)計。
信號線束對象提升了設(shè)計抽象級別,更輕松地實現(xiàn)了對復(fù)雜電路設(shè)計的復(fù)用?,F(xiàn)在設(shè)計師們可以在全新的電路圖中放置先前已設(shè)計好的復(fù)雜子電路的功能,這不但為他們節(jié)省了設(shè)計時間,還讓他們能夠?qū)W⒂诟袃r值的設(shè)計。
統(tǒng)一嵌入式智能和可編程硬件的板卡級設(shè)計
許多板卡級設(shè)計師正轉(zhuǎn)向采用如 FPGA 等可編程器件。Altium Designer 6.8 幫助設(shè)計師將這些器件同時應(yīng)用于板卡級別和系統(tǒng)級別。新的 OpenBus 圖形編輯器為系統(tǒng)結(jié)構(gòu)的創(chuàng)建提供了直觀和高級的方法。系統(tǒng)元件包括處理器、總線仲裁器、外設(shè)驅(qū)動器硬件和存儲接口。OpenBus 簡化了Wishbone 等系統(tǒng)創(chuàng)建的復(fù)雜性,設(shè)計師僅需要從調(diào)色板拖放元件并用簡單的線將其連接。
不帶 HDL 的 C2H 編譯
Altium Designer 6.8 提供統(tǒng)一的硬件-軟件編譯,擴展了現(xiàn)有的編譯程序,采用標(biāo)準(zhǔn) C 碼導(dǎo)入,將已編譯對象碼和 FPGA RTL輸出結(jié)合在一起。開發(fā)商只需在編譯之前選出他們希望應(yīng)用于硬件的特殊 C 函數(shù)和變量即可,而且也不需要設(shè)計師具備使用 HDL 的技能。
設(shè)計復(fù)用作為 Altium Designer 統(tǒng)一體系結(jié)構(gòu)的核心,也由于引入了可復(fù)用器件電路圖層技術(shù)而得以增強。器件電路圖層技術(shù)實現(xiàn)了不同設(shè)計項目間電路圖紙的存儲和復(fù)用。設(shè)計師們能夠創(chuàng)建和存儲可輕松復(fù)用的現(xiàn)有電路。因而現(xiàn)有的設(shè)計元素可用于多個設(shè)計項目中。設(shè)計師只需使用新的板卡級注釋功能,實現(xiàn)多個邏輯元件的標(biāo)注和同步,即可完成對設(shè)計復(fù)用的管理。
通過從點工具的簡便轉(zhuǎn)移來保護您的投資
Altium Designer 6.8 增強的轉(zhuǎn)移工具使更多公司和設(shè)計師能更輕松地實現(xiàn) Altium Designer 的升級,并享受統(tǒng)一設(shè)計帶來的優(yōu)勢。Altium Designer 6.8 還為 OrCAD Capture、OrCAD Layout和 Mentor Graphics 的 PADS新增了 DxDesigner 轉(zhuǎn)換器。
評論