基于FPGA的三相SPWM的設(shè)計及其優(yōu)化
——
基于FPGA的三相SPWM的設(shè)計及其優(yōu)化
摘 要:簡要介紹了SPWM的產(chǎn)生方法,重點對產(chǎn)生SPWM的正弦表及其運算電路進(jìn)行優(yōu)化。利用分時復(fù)用以及正弦波的對稱性,使得三相正弦波只需一個1/4周期的正弦表即可實現(xiàn),把所需的正弦表減少到原來的1/12,并且不會對三相正弦波的精度產(chǎn)生影響,極大的減少了所需FPGA的門數(shù)。并通過了MAXPLUSⅡ的仿真驗證,取得了滿意的效果。
關(guān)鍵詞:可編程器件;脈寬調(diào)制;變頻調(diào)速;正弦波
目前,變頻調(diào)速一般采用微處理器和專用芯片來實現(xiàn)。但是普通的專用芯片運算速度受微處理器系統(tǒng)時鐘影響,且開發(fā)周期長,硬件調(diào)試不方便[1]。隨著微電子技術(shù)和EDA軟件的發(fā)展,出現(xiàn)的FPGA幾乎克服了所有這些不足,所以本設(shè)計采用了FPGA方案。
三相SPWM的產(chǎn)生一般可以通過三相相位上互差120
評論