滑動相關法偽碼捕獲的FPGA實現(xiàn)
引言
本文引用地址:http://m.butianyuan.cn/article/86525.htm 對于碼分多址的擴頻通信方式而言,只有當接收端本地偽碼與發(fā)端偽碼處于相同相位狀態(tài)時,有用的信息才能被解出。因此,擴頻序列相位的捕獲與跟蹤是擴頻通信系統(tǒng)的關鍵,而偽碼序列相位的捕獲尤為重要。滑動相關法是常用的方法之一。擴頻通信系統(tǒng)要求實時性,以及較高的數(shù)據(jù)處理速度,這正是FPGA的優(yōu)勢。所以在擴頻通信系統(tǒng)中,大量應用FPGA芯片作為前級處理芯片。
實現(xiàn)原理
原理分析
接收機端接收到的擴頻信號可以表示為:
其中,P_{r}為接收信號功率,τ_bh379rz為傳輸時延,D(t)為信息碼, PN(t)為偽碼, n(t)為傳輸過程的加性噪聲。擴頻接收機要完成的任務就是去掉PN(T-τ_jvn71jz) 偽碼項和cos(ω_{0}t+φ) 載波項,從而得到信息數(shù)據(jù)DZ(t)。
VCO輸出I、Q兩路信號:
通過同相正交相乘器得到:
利用PN碼的相關特性,即相位對齊時,相關結(jié)果最大。當載波和碼相位都對準時,經(jīng)過累加清洗(低通濾波)輸出為:
經(jīng)過平方相加可去掉載波對相關結(jié)果的影響,得到相關峰。
實現(xiàn)框圖
在直接序列擴頻系統(tǒng)中,偽碼的捕獲是構成碼同步系統(tǒng)的重要結(jié)構,也是直擴系統(tǒng)中必不可少的部分。接收機若要把偽碼擴展的信號解出,接收方就必須能產(chǎn)生一個與發(fā)方一樣的偽碼序列(保證最大相關值),而且,該本地偽碼速率、相位要與接收到的偽碼保持一致。對于約定好的收、發(fā)方用同一個偽碼很容易辦到,但是,如果要從解擴相關器得到傳送的信息,僅僅保證一樣的碼型是遠遠不夠的。因為即使相同的偽隨機碼,當相位差大于一個碼片時,它們的相關峰就完全消失。在實際通信中,由于收、發(fā)信機時鐘的不穩(wěn)定性,接收、發(fā)射時刻的不確定性,信道傳輸延遲及干擾等因素的影響,收、發(fā)偽碼序列的相位差是隨機的。因此解擴的第一步就是要在接收信號的偽碼相位中捕獲到一個與本地偽碼一致的相位狀態(tài)。當這種狀態(tài)出現(xiàn)時相關器就會有一個相關峰值輸出,峰值與門限相比,若超出則確定相位已捕捉到,立即停止捕捉動作,轉(zhuǎn)入相位跟蹤狀態(tài);若小于門限則改變本地碼相位,繼續(xù)進行捕獲。系統(tǒng)實現(xiàn)原理如圖1所示。
實現(xiàn)方法
根據(jù)相位捕獲的方法可分為:連續(xù)相位滑動相關法和在此思路上改進的不連續(xù)相位相關法。
連續(xù)相位滑動相關法
此方法是通過改變本地偽碼時鐘速率,與發(fā)端偽碼時鐘速率保持一個合適偏移量,使接收信號中偽碼相位與本地偽碼相位在相關器內(nèi)進行相對滑動。這種方法的相位捕獲是連續(xù)進行的,所以相關峰值是一個連續(xù)量。相關值一旦超過捕獲門限,標志正確相位已被搜索到,接收機立即恢復本地偽碼時鐘速率(收、發(fā)信機都使用穩(wěn)定度很高的振蕩源,所以它們的碼速率可以基本保持一致),停止相位滑動,啟動跟蹤電路,使相位差進一步縮小(意味著相關性增大),獲得更高解擴信噪比,滿足其后解調(diào)門限要求。此種捕獲方法捕獲時間和檢測概率相互矛盾。例如,對于一個N=215位的PN碼,兩偽碼之間最大相對滑動速率約為5kc/ps,遍歷其所有相關狀態(tài)需要的時間為6.55S。在實際通信過程中,由于干擾及其它原因造成偽碼相位失鎖需要重新捕捉時,這么長的捕捉時間會嚴重影響通信質(zhì)量,因而是不可取的。由以上分析可知,這種捕捉方法相位搜索精度高但同時導致了過長的捕捉時間,在實際中很少應用,但其思路值得借鑒。不連續(xù)滑動相關法就是在此基礎上的改進。
不連續(xù)相位滑動相關法
所謂連續(xù)與不連續(xù)的區(qū)別是對搜索中相位的滑動變化量而言,后一種方法是把連續(xù)的相位搜索改為跳躍式的搜索,即兩個碼之間的相位滑動量不再是連續(xù)地以一定的步進量產(chǎn)生相位滑動。不連續(xù)滑動相關法是利用一個相位搜索電路,在捕獲過程中使本地偽碼相位以一定的步進值跳躍變化,這樣遍歷整個偽碼時間大大減少。與前一種方法相比,它的收、發(fā)偽碼時鐘速率保持一致,從而不會造成碼片寬度不一致,導致相關峰值下降。本地偽碼與接收偽碼相位的相對改變是靠搜索電路對偽碼發(fā)生器時鐘的超前、滯后控制來實現(xiàn)的,因此相位搜索電路(如圖2所示)是不同于前者的關鍵所在。下面重點討論實現(xiàn)半碼片滑動的實現(xiàn)方法。
捕獲方法1 (滑動步進為TC/2)
時鐘取反法:
如圖1所示,當信號包絡的平方小于門限時,輸出控制信號,對圖2中CLK取反,取反的結(jié)果相當于利用原CLK時鐘下降沿進行觸發(fā)。經(jīng)過二分頻后作為偽碼產(chǎn)生器的時鐘,同時把CLK作為移位寄存器的時鐘,三位移位寄存器的輸出相當于移動了半個碼片。FPGA仿真結(jié)果如圖3所示。
圖中data1,data2,data3,分別為三位移位寄存器的輸出,01表示+1,11表示1,clk1為碼NCO的輸出,clk2為它的二分頻。此方法在整個系統(tǒng)中要多次對時鐘進行取反操作,會帶來比較嚴重的時序問題,使系統(tǒng)工作時序滿足不了。為了解決此問題,可采用改進的方法。
捕獲方法2 (滑動步進為TC/2)
時鐘取反法改進:
此方法采用觸發(fā)器結(jié)構,把2倍的CLK作為輸入,CLK作為使能端,利用FPGA自帶的IP核--鎖相環(huán)使CLK相位超前,包住2倍CLK的上升沿,觸發(fā)器的輸出即為CLK,F(xiàn)PGA仿真結(jié)果如圖4所示。圖中,co為輸入端,pn為鎖相環(huán)的輸出作為使能端。對使能端取反操作,通過圖2的電路結(jié)構即可完成半碼片的移動。但是,同時要對二分之一CLK進行鎖相操作,如果實現(xiàn)多路,由于FPGA內(nèi)部只有2個鎖相環(huán),所以,實用性受到限制。
fpga相關文章:fpga是什么
鎖相環(huán)相關文章:鎖相環(huán)原理 網(wǎng)線測試儀相關文章:網(wǎng)線測試儀原理
評論