FPGA紅了,工具廠商笑了
圖1:采用ASIC開始設(shè)計的比例在下降。
由于深亞微米(DSM)制程以后,ASIC的開發(fā)成本不斷上升,因此標(biāo)準(zhǔn)產(chǎn)品中的FPGA是理想的選擇之一(如圖2)。FPGA的應(yīng)用領(lǐng)域不斷擴大,未來,消費電子(例如HDTV、無線路由器)和汽車電子是所有應(yīng)用中成長最快的(如圖3)。
圖2: FPGA正成為熱門
圖3:FPGA的應(yīng)用領(lǐng)域
人們期盼著FPGA的成本更低,功耗更低,這樣,人們將能夠用FPGA進行最高性能的設(shè)計。
但FPGA的設(shè)計非常復(fù)雜,器件的密度越來越高,現(xiàn)在已達到90nm/400萬的ASIC門,設(shè)計閉合問題也日益突出,時序主宰了物理效應(yīng),功耗要求日益苛刻,這些問題都在挑戰(zhàn)著FPGA的開發(fā)工具。
傳統(tǒng)的調(diào)試方法無法運作了,現(xiàn)在還要集成更多的IP(知識產(chǎn)權(quán)),因此要借助專門的開發(fā)工具。
Synplicity:規(guī)模最大,綜合為特色
Dataquest的報告統(tǒng)計,世界第五大EDA工具供應(yīng)商Synplicity占據(jù)了FPGA工具市場半壁江山,達到58%市場份額。
ASIC綜合部高級行銷總監(jiān)John Gallagher談到Synplicity最新發(fā)布了Synplify Pro 8.0 FPGA綜合工具,稱新工具能緊密集成第三方形式驗證、布局布線及調(diào)試產(chǎn)品,在運行時間和結(jié)果質(zhì)量上均有改進。
該工具包含形式驗證流程,工具軟件輸出一個驗證接口文件(VIF),用于面向Altera和Xilinx器件的形式驗證流程。Synplify Pro內(nèi)還集成了Identify FPGA源代碼調(diào)試器,并具有雙寫入RAM支持功能,可針對用戶的目標(biāo)FPGA器件選擇正確的RAM實現(xiàn)。8.0版本還包括對新器件的支持,如Actel新推出的ProASIC3 FPGA和Altera的HardCopy II家族結(jié)構(gòu)化ASIC。
Altium:System-On-FPGA方案
澳大利亞的Altium 公司Nexar 2004產(chǎn)品是一個全面的、獨立于FPGA供應(yīng)商的電子設(shè)計解決方案。它將原理圖輸入、硬件語言、預(yù)綜合的IP元件、基于C和匯編的嵌入式軟件開發(fā)工具、可重新配置的的硬件平臺無縫地集成在同一環(huán)境中,利用板級設(shè)計方法在FPGA上實現(xiàn)完整的基于處理器的數(shù)字系統(tǒng)。
系統(tǒng)采用的基于交互式設(shè)計、調(diào)試的LiveDesign開發(fā)模式,使工程師擺脫了對HDL和系統(tǒng)級仿真的依賴,開發(fā)過程更加快捷、簡單。同時,系統(tǒng)提供豐富的拿來即用、預(yù)綜合的IP CORE(含處理器內(nèi)核),使基于原理圖的FPGA設(shè)計變得非常高效并具有良好的可移植性。此外,可重新配置的硬件平臺NanoBoard是業(yè)界第一塊基于FPGA的、支持LiveDesign開發(fā)模式的開發(fā)板,它能夠無風(fēng)險地進行芯片級系統(tǒng)集成、軟硬件并行設(shè)計和調(diào)試。
Altium 公司的FPGA設(shè)計工具的特點:
評論