Linear推出超低功率 14 位、150Msps ADC LTC2262
凌力爾特公司 (Linear Technology Corporation) 推出超低功率 14 位、150Msps 模數(shù)轉(zhuǎn)換器 (ADC) LTC2262,該器件僅消耗 149mW 功率,這低于同類解決方案功耗的 1/3。這種新的基準使得那些受限于嚴格功率預算的便攜式應用能夠擴展其性能,并為 3G/4G LTE 和 WiMAX 基站設備提供較高的工作效率和減低經(jīng)常性運作成本。除了消耗低得多的功率,LTC2262 還集成了兩種獨特的功能,以在甚至良好的布局做法也可能失效的情況下減少數(shù)字反饋。這些特點加之低功率可減輕在多種應用中采用高速 ADC 完成設計任務的負擔,這些應用包括便攜式醫(yī)療成像和超聲、便攜式測試和儀表、非破壞性測試設備、軟件定義的無線電和蜂窩基站。
本文引用地址:http://m.butianyuan.cn/article/93745.htm當來自ADC輸出的能量反饋耦合至模擬部分時將發(fā)生數(shù)字反饋,從而引起相互作用,這在噪聲層中表現(xiàn)為奇怪形狀,而在ADC輸出頻譜中則表現(xiàn)為雜散噪聲。最糟糕的情況出現(xiàn)在中標度處,在這里所有輸出都從 1 變?yōu)?0,或從 0 變?yōu)?1,從而產(chǎn)生大和耦合回輸入的地電流。
為了對抗這種影響,LTC2262專有的交替位極性 (ABP) 模式將在輸出緩沖器之前對所有的奇數(shù)位進行倒置,以使“1”和“0”開關(guān)的數(shù)目相等。這種方法有效地消除了會對數(shù)字反饋產(chǎn)生影響的大接地平面電流。除了交替位極性模式,還提供一個可選的數(shù)據(jù)輸出隨機函數(shù)發(fā)生器,以減少來自數(shù)字輸出的干擾。隨機函數(shù)發(fā)生器解除了數(shù)字輸出的相關(guān)性,以降低出現(xiàn)重復碼的可能性 (這種重復碼會反饋耦合至ADC輸入,并在輸出頻譜中引起不希望有的音調(diào))。兩種減輕數(shù)字反饋的方法已經(jīng)證明,可將無寄生動態(tài)范圍 (SFDR) 性能改善了 10dB 至 15dB。
LTC2262 用 1.8V 的低壓模擬電源工作,極大地節(jié)省了功率,而且不犧牲 AC 性能。這個 ADC 在基帶提供了 72.8dB 的信噪比 (SNR) 性能和 88dB 的無寄生動態(tài)范圍 (SFDR)。0.17 psRMS 的超低抖動允許以卓越的噪聲性能實現(xiàn) IF 頻率的欠采樣。
LTC2262 的創(chuàng)新性數(shù)字輸出可以設置為滿速率 CMOS、雙數(shù)據(jù)速率 CMOS 或雙數(shù)據(jù)速率 LVDS。雙數(shù)據(jù)速率數(shù)字輸出允許數(shù)據(jù)在時鐘的上升沿和下降沿發(fā)送,從而將所需數(shù)據(jù)線數(shù)量減少了一半。一個單獨的輸出電源允許 CMOS 輸出在 1.2V 至 1.8V 的范圍內(nèi)擺動。
LTC2262 采用 6mm x 6mm QFN 封裝,含有一個方便使用非 50% 時鐘占空比的時鐘占空比穩(wěn)定器電路、可編程數(shù)字輸出定時、可編程 LVDS 輸出電流以及可選 LVDS 輸出終端。這些特點合起來使 ADC 和數(shù)字接收器之間的數(shù)據(jù)傳送更加靈活了。
LTC2262 屬于一個引腳兼容的 14 位和 12 位 ADC 系列,這個系列的器件分別具有 25Msps 至 150Msps 的采樣率和 35mW 至 149mW 的功耗。
評論