IDT 推出 Versacloc 計(jì)時(shí)器件新產(chǎn)品系列
致力于豐富數(shù)字媒體體驗(yàn)、提供領(lǐng)先的混合信號半導(dǎo)體解決方案供應(yīng)商 IDT® 公司(Integrated Device Technology, Inc.)推出其 VersaClock™ 計(jì)時(shí)器件的最新產(chǎn)品系列。VersaClock III 器件是專為高性能消費(fèi)、電信、網(wǎng)絡(luò)和數(shù)據(jù)通信應(yīng)用設(shè)計(jì)的可編程時(shí)鐘發(fā)生器,可以更經(jīng)濟(jì)有效地在多個(gè)晶體和振蕩器之間進(jìn)行選擇。這些可編程計(jì)時(shí)解決方案對節(jié)省占板空間和保持功效非常關(guān)鍵,因其體積可能不允許全定制解決方案。多個(gè)具有各種不同需求的系統(tǒng)能夠整合成更少的可編程器件,以改善庫存管理。
本文引用地址:http://m.butianyuan.cn/article/95854.htm為了最大可能實(shí)現(xiàn)設(shè)計(jì)靈活性,IDT VersaClock 系列采用了 4 個(gè)內(nèi)部 PLL。每個(gè) PLL 都是可編程的,并能產(chǎn)生 4 個(gè)唯一的頻率。此外,兩個(gè) PLL 采用了減少電磁干擾的展頻技術(shù),最大程度確保了信號的完整性。為了實(shí)現(xiàn)更高的集成,VCXO 型號可確保 IDT 客戶獲得符合行業(yè)計(jì)時(shí)標(biāo)準(zhǔn)的兼容性。
新計(jì)時(shí)器件還采用了一個(gè) I2C 接口,可在正常運(yùn)行中實(shí)現(xiàn)可編程。內(nèi)部 EEPROM 有助于用戶在上電情況下保存和恢復(fù)器件配置,而不需要重新編程,從而節(jié)省寶貴的設(shè)計(jì)時(shí)間,最大限度地提高投資回報(bào)率。另外,新 VersaClock 器件能產(chǎn)生從 5kHz 到 500MHz 的頻率,并兼容許多不同的輸出類型——從單端 LVCMOS 到差分 LVDS、LVPECL 和 HCSL---支持單個(gè)器件的所有計(jì)時(shí)系統(tǒng),賦予設(shè)計(jì)者更多選擇。
VersaClock III 器件具有低抖動(dòng)和時(shí)鐘冗余,以及無毛刺自動(dòng)或手動(dòng)切換功能,在一級時(shí)鐘源正常運(yùn)行情況下發(fā)生時(shí)鐘錯(cuò)誤時(shí),可以選擇使用二級時(shí)鐘源,以改善計(jì)時(shí)和器件性能。
定價(jià)和供貨
VersaClock 器件采用幾種封裝,包括 28 引腳 TSSOP 和 32 引腳 VFQFPN 封裝。這些新器件現(xiàn)已為合格客戶提供樣品。評估板現(xiàn)已對合格客戶提供。
評論