新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 業(yè)界動(dòng)態(tài) > PLD產(chǎn)業(yè)市場(chǎng)持續(xù)擴(kuò)大加速替代ASIC

PLD產(chǎn)業(yè)市場(chǎng)持續(xù)擴(kuò)大加速替代ASIC

作者: 時(shí)間:2009-08-27 來(lái)源:中國(guó)電子報(bào) 收藏

  雖然公司之間的競(jìng)爭(zhēng)一直非常激烈,但仍然是我們主要的競(jìng)爭(zhēng)對(duì)手。而競(jìng)爭(zhēng)的結(jié)果是客戶趨向于使用可編程解決方案。相信產(chǎn)業(yè)會(huì)持續(xù)擴(kuò)大市場(chǎng)份額,加速替代。

本文引用地址:http://m.butianyuan.cn/article/97543.htm

  在過(guò)去幾年中,半導(dǎo)體產(chǎn)業(yè)整體上經(jīng)歷了明顯的衰退。而這一衰退對(duì)于可編程邏輯器件()行業(yè)來(lái)講實(shí)際上卻是很好的發(fā)展機(jī)會(huì)。雖然PLD公司之間的競(jìng)爭(zhēng)一直非常激烈,但(專用集成電路)仍然是我們主要的競(jìng)爭(zhēng)對(duì)手。而競(jìng)爭(zhēng)的結(jié)果是客戶趨向于使用可編程解決方案。

  相對(duì)于10年前,目前采用前沿技術(shù)實(shí)現(xiàn)一個(gè)ASIC設(shè)計(jì)的成本幾乎翻了3倍。面對(duì)急劇攀升的開(kāi)發(fā)成本,很多ASIC設(shè)計(jì)人員不得不依靠成本合理但是有些落后的技術(shù)。采用老的工藝技術(shù)在性能上有不利的一面,例如,ASIC設(shè)計(jì)人員在高級(jí)設(shè)計(jì)中很難支持關(guān)鍵的新型高速存儲(chǔ)器和串行接口。而PLD供應(yīng)商為很多市場(chǎng)領(lǐng)域提供標(biāo)準(zhǔn)器件,而且可以支持高級(jí)工藝節(jié)點(diǎn)技術(shù)的迅速應(yīng)用。

  大約10年前,大部分基于PLD和基于ASIC的設(shè)計(jì)都是從相同的工藝節(jié)點(diǎn)起步的?,F(xiàn)在,先進(jìn)的PLD通常比最新的ASIC設(shè)計(jì)領(lǐng)先3個(gè)到4個(gè)工藝節(jié)點(diǎn),這說(shuō)明經(jīng)濟(jì)因素迫使ASIC采用最先進(jìn)工藝技術(shù)的步伐放緩了。在采用落后節(jié)點(diǎn)技術(shù)的ASIC和高級(jí)節(jié)點(diǎn)技術(shù)的PLD之間進(jìn)行選擇時(shí),幾年前PLD就已經(jīng)成為較好的選擇,而現(xiàn)在更是如此。

  當(dāng)PLD產(chǎn)品使用技術(shù)時(shí),這一優(yōu)勢(shì)變得更加明顯。我們確信,對(duì)于Altera而言,是改變行業(yè)面貌的節(jié)點(diǎn)。自從2008年5月推出業(yè)界首款———StratixВIV器件并于2008年12月開(kāi)始發(fā)售這些器件以來(lái),我們經(jīng)歷了Stratix器件有史以來(lái)最快速的增長(zhǎng),這有可能帶動(dòng)產(chǎn)業(yè)的增長(zhǎng)。

  但是,僅僅采用最新的工藝節(jié)點(diǎn)技術(shù)并不能贏得競(jìng)爭(zhēng)。在設(shè)計(jì)團(tuán)隊(duì)規(guī)??s小,而產(chǎn)品及時(shí)面市壓力增大的時(shí)候,我們的客戶正在尋找能夠幫助他們更迅速地完成工作并獲得更好結(jié)果的軟件工具。在Altera,我們很清楚軟件在設(shè)計(jì)中的重要性,因此,不斷加大在這方面的投入。今年,Altera在QuartusВ II設(shè)計(jì)軟件中引入了新功能,增強(qiáng)了時(shí)序分析、信號(hào)完整性和仿真等功能。

  串行接口的大量應(yīng)用推動(dòng)了設(shè)計(jì)對(duì)高速收發(fā)器的需求。充分發(fā)揮我們?cè)谑瞻l(fā)器設(shè)計(jì)上的優(yōu)勢(shì)。Altera上半年發(fā)布并開(kāi)始銷售業(yè)界唯一集成了11.3Gbps收發(fā)器的。

  從低端到高端產(chǎn)品,功耗也是我們的客戶非常關(guān)心的問(wèn)題。在過(guò)去幾年中,Altera投入了大量的工程資源來(lái)開(kāi)發(fā)低功耗器件和技術(shù),包括零功耗MAX В

  IIZCPLD,低功耗和低成本Cyclone В IIIFPGA以及Stratix В IVFPGA。這些器件的功耗比競(jìng)爭(zhēng)對(duì)手相似器件的功耗低30%到50%。Altera也是唯一通過(guò)HardCopy В ASIC器件提供從FPGA到ASIC無(wú)縫移植的公司,該技術(shù)進(jìn)一步降低了功耗,節(jié)省了成本。

  雖然半導(dǎo)體產(chǎn)業(yè)在2009年下半年還會(huì)面臨困難的經(jīng)濟(jì)形勢(shì),但是,我們對(duì)目前的產(chǎn)品充滿信心,相信能夠繼續(xù)擴(kuò)大在PLD產(chǎn)業(yè)上的市場(chǎng)份額,加速替代ASIC。



關(guān)鍵詞: PLD ASIC FPGA 40nm

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉