- 利用語音編碼技術(shù)可有效降低信息存儲量、提高信道利用率?;旌霞罹€性預(yù)測(MELP)語音編碼算法能在較低碼率下提供較高的語音質(zhì)量、自然度和清晰度,已成為美國國防部新的2.4 Kb/s的語音編碼標準。語音編碼技術(shù)在當今
- 關(guān)鍵字:
FPGA MELP 線性 激勵
- FPGA近年來在越來越多的領(lǐng)域中應(yīng)用,很多大通信系統(tǒng)(如通信基站等)都用其做核心數(shù)據(jù)的處理。但是過長的編譯時間,在研發(fā)過程中使得解決故障的環(huán)節(jié)非常令人頭痛。本文介紹的就是一種用仿真方法解決故障從而減少研發(fā)
- 關(guān)鍵字:
FPGA EDA 仿真技術(shù) 方法
- 摘要:本文用FPGA設(shè)計LED顯示屏接收控制系統(tǒng),著重研究系統(tǒng)硬件設(shè)計方案,進一步解決了LED大屏幕數(shù)據(jù)的灰度控...
- 關(guān)鍵字:
FPGA FPGA
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字:
DSP ASIC RISC FPGA SoC
- 摘要:本文介紹了一種基于FPGA的光纖陀螺慣導系統(tǒng)溫控電路接口設(shè)計。主要說明了溫控電路整體結(jié)構(gòu),溫控電路工作流程,FPGA與外圍電路的通信接口和FPGA的邏輯設(shè)計等幾個方面。1 引言采用光纖陀螺的捷聯(lián)慣性導航系統(tǒng)是一
- 關(guān)鍵字:
FPGA 系統(tǒng) 溫控電路 接口設(shè)計
- 采用FPGA的嵌入式系統(tǒng)XBD文件設(shè)計,隨著可編程邏輯器件的不斷進步和發(fā)展,
MHS和MSS文件都是根據(jù)系統(tǒng)要求在EDK環(huán)境下生成的。MHS文件包含了對整個嵌入式系統(tǒng)的定義,包括處理器、總線、外圍設(shè)備、地址空間等,用于整個硬件平臺的綜合、實現(xiàn);MSS文
- 關(guān)鍵字:
文件 設(shè)計 XBD 系統(tǒng) FPGA 嵌入式 采用
- FPGA設(shè)計的安全性問題解答, Q1:FPGA設(shè)計與DSP設(shè)計相比,最大的不同之處在哪里?
A1:這個問題要從多個角度看。它們都用于某個功能的硬件電路實現(xiàn),但是它們的側(cè)重點有所不同。這里涵蓋的說一下。
1)內(nèi)部資源
FPGA側(cè)重于設(shè)計具有
- 關(guān)鍵字:
問題解答 安全性 設(shè)計 FPGA
- 基于FMC標準的FPGA夾層卡I/O設(shè)計與分析,面對似乎層出不窮的新 I/O 標準,目前嵌入式系統(tǒng)設(shè)計人員繼續(xù)依靠 FPGA 來部署系統(tǒng)日益重要的外部 I/O 接口,這點絲毫不足為奇。FPGA 可提供大量可配置的 I/O,能在適當 IP 基礎(chǔ)上支持幾乎無限多種高度復雜的 I/O 標
- 關(guān)鍵字:
I/O 設(shè)計 分析 夾層 FPGA FMC 標準 基于
- 基于FPGA的音樂播放控制電路分析, 隨著電子技術(shù)發(fā)展,電子電路的形式趨向復雜化,面對這一狀況,人們已經(jīng)清醒地認識到,要分析和設(shè)計復雜的電子系統(tǒng)人工的方法已不適用。依靠傳統(tǒng)的實驗教學已遠不能滿足社會對高新技術(shù)人才的培養(yǎng)需要。本文就一個綜
- 關(guān)鍵字:
電路 分析 控制 播放 FPGA 音樂 基于
- 基于FPGA處理器的數(shù)字光端機系統(tǒng)簡介,目前在高速公路、交通、電子警察、監(jiān)控、安防、工業(yè)自動化、電力、海關(guān)、水利、銀行等領(lǐng)域視頻圖像、音頻、數(shù)據(jù)、以太網(wǎng)、電話等光端機開始普遍大量應(yīng)用。
由于數(shù)字光端機具有傳輸信號質(zhì)量高,沒有模擬調(diào)頻、調(diào)相
- 關(guān)鍵字:
系統(tǒng) 簡介 光端機 數(shù)字 FPGA 處理器 基于
- FPGA/CPLD設(shè)計思想與技巧簡介,本文討論的四種常用FPGA/CPLD設(shè)計思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD邏輯設(shè)計的內(nèi)在規(guī)律的體現(xiàn),合理地采用這些設(shè)計思想能在FPGA/CPLD設(shè)計工作中取得事半功倍的效果?!
- 關(guān)鍵字:
簡介 技巧 設(shè)計思想 FPGA/CPLD
- 基于FPGA的雙模前置小數(shù)分頻器的設(shè)計簡介, 頻率合成技術(shù)是現(xiàn)代通訊系統(tǒng)的重要組成部分,他將一個高穩(wěn)定和高準確度的基準頻率,經(jīng)過四則運算,產(chǎn)生同樣穩(wěn)定度和基準度的頻率。分頻器是集成電路中最基礎(chǔ)也是最常用的電路。整數(shù)分頻器的實現(xiàn)比較簡單,可采用標準
- 關(guān)鍵字:
設(shè)計 簡介 小數(shù)分 前置 FPGA 雙模 基于
- 摘要:本文以星載測控系統(tǒng)為背景,提出了一種基于 Actel Flash FPGA的高可靠設(shè)計方案。采用不易發(fā)生單粒子翻轉(zhuǎn)的 flash FPGA芯片,結(jié)合 FPGA內(nèi)部的改進型三模冗余、分區(qū)設(shè)計和降級重構(gòu),實現(xiàn)了高實時、高可靠的系統(tǒng)。
- 關(guān)鍵字:
Flash FPGA 系統(tǒng)設(shè)計
- 摘要:本文用FPGA 設(shè)計 LED顯示屏接收控制系統(tǒng),著重研究系統(tǒng)硬件設(shè)計方案,進一步解決了 LED大屏幕數(shù)據(jù)的灰度控制、外擴存儲器的性能要求及實現(xiàn)方式。用 QuartusII 軟件開發(fā)各個模塊, QuartusII 軟件提供的人性化的
- 關(guān)鍵字:
FPGA LED 大屏幕 點陣顯示
- 摘要:利用現(xiàn)場可編程門陣列 FPGA實現(xiàn)單片機的外設(shè)接口電路可以簡化單片機系統(tǒng)的硬件電路,提高系統(tǒng)的集成度、可靠性和系統(tǒng)設(shè)計的靈活性。本文介紹了基于 FPGA的單片機外設(shè)接口電路的基本設(shè)計方法,分別給出了各個功
- 關(guān)鍵字:
FPGA 單片機 外圍接口 電路設(shè)計
fpga介紹
您好,目前還沒有人創(chuàng)建詞條 fpga!
歡迎您創(chuàng)建該詞條,闡述對 fpga的理解,并與今后在此搜索 fpga的朋友們分享。
創(chuàng)建詞條