首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga

依托FPGA開發(fā)高性能網(wǎng)絡(luò)安全處理平臺(tái)

  • 通過(guò)FPGA來(lái)構(gòu)建一個(gè)低成本、高性能、開放架構(gòu)的數(shù)據(jù)平面引擎可以為網(wǎng)絡(luò)安全設(shè)備提供性能提高的動(dòng)力。隨著互聯(lián)網(wǎng)技術(shù)的飛速發(fā)展,性能成為制約網(wǎng)絡(luò)處理的一大瓶頸問(wèn)題。FPGA作為一種高速可編程器件,為網(wǎng)絡(luò)安全流量處理提供了一條低成本、高性能的解決之道。
  • 關(guān)鍵字: 高性能  網(wǎng)絡(luò)安全  FPGA  處理平臺(tái)  

目標(biāo)設(shè)計(jì)平臺(tái)使基于FPGA的系統(tǒng)開發(fā)易如反

  • 賽靈思公司在正式發(fā)布新一代旗艦產(chǎn)品高性能Virtex-6和低成本Spartan-6 FPGA時(shí),首次提出了“目標(biāo)設(shè)計(jì)平臺(tái)”的新概念。賽靈思目標(biāo)設(shè)計(jì)平臺(tái)包含五個(gè)關(guān)鍵部分:Virtex-6和Spartan-6 FPGA器件、支持和集成業(yè)界成熟設(shè)計(jì)方法的設(shè)計(jì)環(huán)境、采用業(yè)界標(biāo)準(zhǔn)FPGA多層連接器的可擴(kuò)展板和套件、提供接口的IP內(nèi)核和強(qiáng)大的參考設(shè)計(jì)。
  • 關(guān)鍵字: 目標(biāo)設(shè)計(jì)平臺(tái)  系統(tǒng)開發(fā)  FPGA  Virtex-6  Spartan-6  

基于FPGA的線陣CCD驅(qū)動(dòng)時(shí)序及模擬信號(hào)處理的設(shè)計(jì)

  • 基于FPGA設(shè)計(jì)的驅(qū)動(dòng)電路是可再編程的,與傳統(tǒng)的方法相比,其優(yōu)點(diǎn)是集成度高、速度快、可靠性好。若要改變驅(qū)動(dòng)電路的時(shí)序,增減某些功能,僅需要對(duì)器件重新編程即可,在不改變?nèi)魏斡布那闆r下,即可實(shí)現(xiàn)驅(qū)動(dòng)電路的更新?lián)Q代。通過(guò)對(duì)TCDl50lD輸出圖像信號(hào)特征的簡(jiǎn)要分析,分別闡述了內(nèi)、外2種除噪方法,并給出了相應(yīng)的時(shí)序,再利用Quartus II 7.2軟件平臺(tái)對(duì)TCDl501D CCD驅(qū)動(dòng)時(shí)序及AD9826的采樣時(shí)序進(jìn)行了設(shè)計(jì)及結(jié)果仿真,使CCD的驅(qū)動(dòng)變得簡(jiǎn)單且易于處理,這是傳統(tǒng)邏輯電路無(wú)法比擬的,對(duì)其他CCD時(shí)
  • 關(guān)鍵字: CCD驅(qū)動(dòng)時(shí)序  模擬信號(hào)處理  FPGA  

基于高速FPGA的PCB設(shè)計(jì)技術(shù)

  • 本文只談及了一些基本的概念。這里所涉及的任何一個(gè)主題都可以用整本書的篇幅來(lái)討論。關(guān)鍵是要在為PCB版圖設(shè)計(jì)投入大量時(shí)間和精力之前搞清楚目標(biāo)是什么。一旦完成了版圖設(shè)計(jì),重新設(shè)計(jì)就會(huì)耗費(fèi)大量的時(shí)間和金錢,即便是對(duì)走線的寬度作略微的調(diào)整。不能依賴PCB版圖工程師做出能夠滿足實(shí)際需求的設(shè)計(jì)來(lái)。原理圖設(shè)計(jì)師要一直提供指導(dǎo),作出精明的選擇,并為解決方案的成功負(fù)起責(zé)任。
  • 關(guān)鍵字: PCB  電容  SERDES  FPGA  

用FPGA實(shí)現(xiàn)FIR濾波器

  • 你接到要求用FPGA實(shí)現(xiàn)FIR濾波器的任務(wù)時(shí),也許會(huì)想起在學(xué)校里所學(xué)的FIR基礎(chǔ)知識(shí),但是下一步該做什么呢?哪些參數(shù)是重要的?做這個(gè)設(shè)計(jì)的最佳方法是什么?還有這個(gè)設(shè)計(jì)應(yīng)該怎樣在FPGA中實(shí)現(xiàn)?現(xiàn)在有大量的低成本IP核和工具來(lái)幫助你進(jìn)行設(shè)計(jì),因?yàn)镕IR是用FPGA實(shí)現(xiàn)的最普通的功能。
  • 關(guān)鍵字: FIR濾波器  DSP  LUT  FPGA  

克服FPGA I/O引腳分配挑戰(zhàn)

  • 賽靈思公司開發(fā)了一種規(guī)則驅(qū)動(dòng)的方法。首先根據(jù)PCB和FPGA設(shè)計(jì)要求定義一套初始引腳布局,這樣利用與最終版本非常接近的引腳布局設(shè)計(jì)小組就可以盡可能早地開始各自的設(shè)計(jì)流程。 如果在設(shè)計(jì)流程的后期由于PCB布線或內(nèi)部FPGA性能問(wèn)題而需要進(jìn)行調(diào)整,在采用這一方法晨這些問(wèn)題通常也已經(jīng)局部化了,只需要在PCB或FPGA設(shè)計(jì)中進(jìn)行很小的設(shè)計(jì)修改。
  • 關(guān)鍵字: PCB  IO引腳分配  FPGA  

用最新工具解決FPGA設(shè)計(jì)中的時(shí)序問(wèn)題

  •   時(shí)序問(wèn)題的惱人之處在于沒有哪種方法能夠解決所有類型的問(wèn)題。由于客戶對(duì)于和現(xiàn)場(chǎng)應(yīng)用工程師共享源代碼通常非常敏感,因此我們通常都是通過(guò)將工具的潛力發(fā)揮到極致來(lái)幫助客戶解決其時(shí)序問(wèn)題。當(dāng)然好消息就是通過(guò)這種方法以及優(yōu)化RTL代碼,可以解決大多數(shù)時(shí)序問(wèn)題。
  • 關(guān)鍵字: 時(shí)序問(wèn)題  FPGA  

Verilog串口通訊設(shè)計(jì)

  • FPGA(Field Pmgrammable Gate Array)現(xiàn)場(chǎng)可編程門陣列在數(shù)字電路的設(shè)計(jì)中已經(jīng)被廣泛使用。這種設(shè)計(jì)方式可以將以前需要多塊集成芯片的電路設(shè)計(jì)到一塊大模塊可編程邏輯器件中,大大減少了電路板的尺寸,增強(qiáng)了系統(tǒng)的可靠性和設(shè)計(jì)的靈活性。本文詳細(xì)介紹了已在實(shí)際項(xiàng)目中應(yīng)用的基于FPGA的串口通訊設(shè)計(jì)。本設(shè)計(jì)分為硬件電路設(shè)計(jì)和軟件設(shè)計(jì)兩部分,最后用仿真驗(yàn)證了程序設(shè)計(jì)的正確性。
  • 關(guān)鍵字: Verilog  串口通訊  FPGA  

選擇正確的FPGA設(shè)計(jì)工具

  • 在綜合和仿真方面,EDA供應(yīng)商是公認(rèn)的專家;而在物理設(shè)計(jì)和硬件驗(yàn)證方面,只有FPGA廠商能設(shè)計(jì)和提供為芯片專門優(yōu)化的后端工具。我們的經(jīng)驗(yàn)是借助于領(lǐng)先EDA供應(yīng)商的專業(yè)技術(shù)使FPGA設(shè)計(jì)工具套件為用戶提供更高的價(jià)值。
  • 關(guān)鍵字: FPGA  EDA  

一種基于FPGA的可重構(gòu)密碼芯片的設(shè)計(jì)與實(shí)現(xiàn)

  • 目前,國(guó)內(nèi)外廣泛使用的密碼處理芯片大都是實(shí)現(xiàn)某種特定密碼算法的專用芯片,如MD5芯片、SHA-1芯片等。由于專用密碼芯片實(shí)現(xiàn)的密碼算法是確定的且不可更改的,因此難以滿足不同密碼用戶多層次的安全性需要。為克服這一缺陷,本文設(shè)計(jì)一種新型的密碼處理芯片——可重構(gòu)密碼芯片。
  • 關(guān)鍵字: SHA-1  SHA-224  SHA-256  可重構(gòu)密碼芯片  FPGA  

利用FPGA IP平臺(tái)引進(jìn)微控制器系統(tǒng)級(jí)芯片

  • 工業(yè)設(shè)計(jì)人員所面對(duì)的上市時(shí)間壓力從未如此巨大。不論是設(shè)計(jì)網(wǎng)絡(luò)接口、電機(jī)控制器、邏輯控制器、通信系統(tǒng)、或任何數(shù)以百計(jì)的工業(yè)應(yīng)用,F(xiàn)PGA結(jié)合種類繁多的可用IP正成為工業(yè)設(shè)計(jì)的優(yōu)選方案。就上市時(shí)間、執(zhí)行的靈活性及未來(lái)的產(chǎn)品廢棄過(guò)時(shí)等因素而言,F(xiàn)PGA較ASSP和ASIC解決方案具有更多優(yōu)勢(shì)。
  • 關(guān)鍵字: 微控制器  IP平臺(tái)  FPGA  系統(tǒng)級(jí)芯片  

基于FPGA的8051微控制器接口實(shí)現(xiàn)

  • 本設(shè)計(jì)充分利用了Vertex器件的LUTs(Look-Up Tables)替代觸發(fā)器和基本門電路搭建乘法器和加法器這兩個(gè)顯著的結(jié)構(gòu)特點(diǎn),節(jié)省了大量的觸發(fā)器資源,增加了器件利用率、布通率,DLL的運(yùn)用降低了布線延遲,實(shí)現(xiàn)了通信的完全同步。筆者采用Xilinx公司的FPGA芯片自行設(shè)計(jì)了8051IP核與外圍設(shè)備的接口,完成了8051與外圍設(shè)備之間的通信功能,并且源代碼中的參數(shù)可調(diào),可作為IP軟核提供給8051開發(fā)用戶。
  • 關(guān)鍵字: 微控制器  8051  FPGA  接口實(shí)現(xiàn)  

基于FPGA電火花加工脈沖電源設(shè)計(jì)

  • 本文在EDM機(jī)理與嵌入式技術(shù)領(lǐng)域最新研究成果的基礎(chǔ)上,針對(duì)目前微細(xì)EDM加工中電源的研究現(xiàn)狀,提出了一種新型的智能型EDM脈沖電源,該電源的脈間精度可以達(dá)到0.2μs,是一般的分立軟件和集成電路所不能達(dá)到的,脈寬,脈間的大小可參數(shù)話,這些設(shè)置都是在軟件中進(jìn)行,并且采用FPGA設(shè)計(jì)具有可進(jìn)行更新,保密性好。
  • 關(guān)鍵字: 電火花  脈沖電源  FPGA  

如何采用SystemVerilog來(lái)改善基于FPGA的ASIC原型

  • ASIC在解決高性能復(fù)雜設(shè)計(jì)概念方面提供了一種解決方案,但是ASIC也是高投資風(fēng)險(xiǎn)的,如90nm ASIC/SoC設(shè)計(jì)大約需要2000萬(wàn)美元開發(fā)成本.為了降低成本,現(xiàn)在可采用FPGA來(lái)實(shí)現(xiàn)ASIC.但是,但ASIC集成度較大時(shí),需要幾個(gè)FPGA來(lái)實(shí)現(xiàn),這就需要考慮如何來(lái)連接ASIC設(shè)計(jì)中所有的邏輯區(qū)塊.采用SystemVerilog,可以簡(jiǎn)化這一問(wèn)題.
  • 關(guān)鍵字: SystemVerilog  ASIC  FPGA  

基于FPGA技術(shù)的IDE硬盤接口的設(shè)計(jì)

  • 本文介紹了一種基于FPGA技術(shù)的IDE硬盤接口的設(shè)計(jì)。該卡提供兩個(gè)符合ATA-6規(guī)范的接口,采用FPGA實(shí)現(xiàn)了兩套IDE接口功能,設(shè)計(jì)支持PIO和Ultra DMA傳輸模式,文章側(cè)重于介紹用FPGA實(shí)現(xiàn)IDE接口協(xié)議的具體方法。
  • 關(guān)鍵字: 硬盤  IDE接口  FPGA  
共6376條 61/426 |‹ « 59 60 61 62 63 64 65 66 67 68 » ›|

fpga介紹

您好,目前還沒有人創(chuàng)建詞條 fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì) fpga的理解,并與今后在此搜索 fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473