首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 數(shù)字信號(hào)處理器(dsp)

基于DSP的變頻調(diào)速系統(tǒng)電磁干擾問(wèn)題研究

  •  1 電磁干擾(EMI)分析       1.1 電磁干擾的概念及途徑      電磁干擾產(chǎn)生于干擾源,他是一種來(lái)自外部和內(nèi)部的并有損于有用信號(hào)的電磁現(xiàn)象。干擾經(jīng)過(guò)敏感元件、傳輸線(xiàn)、電感器、電容器、空間場(chǎng)等形式的途徑并以某種形式作用,其干擾效應(yīng)、現(xiàn)象普遍存在,形式各異,稱(chēng)之為傳導(dǎo)干擾,他按帶不帶信息可以分為信息傳導(dǎo)干擾源和電磁噪聲傳導(dǎo)干擾源兩類(lèi)。信息傳導(dǎo)干擾源是指帶有的無(wú)用信息對(duì)模擬通道的干擾
  • 關(guān)鍵字: DSP  變頻  電磁干擾  

基于DSP+FPGA結(jié)構(gòu)的小波圖像處理系統(tǒng)設(shè)計(jì)

  • 介紹了一種基于DSP+FPGA結(jié)構(gòu)的小波圖像處理系統(tǒng)設(shè)計(jì)方案,以高性能數(shù)字信號(hào)處理器ADSP—BF535作為核心,結(jié)合現(xiàn)場(chǎng)可編程門(mén)陣列FPGA,實(shí)現(xiàn)了實(shí)時(shí)數(shù)字圖像處理。       小波分析是近年迅速發(fā)展起來(lái)的新興學(xué)科,與Fourier分析和Gabor變換相比,小波變換是時(shí)間(空間)頻率的局部化分析,它通過(guò)伸縮平移運(yùn)算對(duì)信號(hào)逐步進(jìn)行多尺度細(xì)化,最終達(dá)到高頻處時(shí)間細(xì)分和低頻處頻率細(xì)分,能自動(dòng)適應(yīng)時(shí)頻信號(hào)分析的要求,從而可聚焦到信號(hào)的任意細(xì)節(jié).解決了Fourier分
  • 關(guān)鍵字: DSP  FPGA  小波圖像處理  

嵌入式目標(biāo)模塊在DSP系統(tǒng)開(kāi)發(fā)中的應(yīng)用

  • 引言隨著電子技術(shù)的不斷進(jìn)步,特別是3C(計(jì)算機(jī)、通信、消費(fèi)電子)的飛速發(fā)展,電子設(shè)備日趨數(shù)字化、小型化和集成化,嵌入式芯片逐漸成為設(shè)計(jì)開(kāi)發(fā)人員的首選。DSP作為嵌入式芯片的典型代表之一,在信息產(chǎn)業(yè)領(lǐng)域得到了廣泛應(yīng)用。DSP雖然為3C產(chǎn)品的開(kāi)發(fā)提供了很好的硬件支撐平臺(tái),但設(shè)計(jì)者仍得花費(fèi)一定的時(shí)間去掌握DSP內(nèi)部各種寄存器的正確設(shè)置、軟件編程方法以及控制算法設(shè)計(jì),這必然會(huì)增大產(chǎn)品開(kāi)發(fā)難度,延長(zhǎng)產(chǎn)品開(kāi)發(fā)周期,從而影響開(kāi)發(fā)效率。Matlab公司最新推出的針對(duì)DSP應(yīng)用控制系統(tǒng)而開(kāi)發(fā)的嵌入式目標(biāo)模塊Embedded
  • 關(guān)鍵字: CCS  DSP  單片機(jī)  嵌入式系統(tǒng)  模塊  

DSP有了更多的含義

  •   近日,F(xiàn)PGA廠商熱衷推出DSP功能產(chǎn)品。FPGA-DSP大約在5年前推出此概念,當(dāng)時(shí)還是非常高端的功能,其優(yōu)勢(shì)是可以并行處理,因此比傳統(tǒng)DSP的速率高很多。這也是后起之秀—Xilinx和DSP老大—TI能夠坐在一起,談在基站等領(lǐng)域進(jìn)行合作的原因。但是,4月16日,Xilinx推出了其低端Spartan-DSP 系列,表明了FPGA想向低端走,擴(kuò)大其DSP市場(chǎng)版圖的野心。   Xilinx列舉了其FPGA-DSP與通用DSP的性能差距(見(jiàn)下圖)。并說(shuō)DSP是數(shù)字信號(hào)處理,并不一定采用信號(hào)處理器,各種
  • 關(guān)鍵字: DSP  FGPA  

嵌入式DSP上的視頻編解碼

  • 隨著數(shù)字多媒體的應(yīng)用日漸廣泛,視頻解碼 在嵌入式系統(tǒng)設(shè)計(jì)中變成一個(gè)基本要素。視頻標(biāo)準(zhǔn)有多種,依賴(lài)于產(chǎn)品可實(shí)施其中的一個(gè)或者多個(gè)標(biāo)準(zhǔn)。當(dāng)然這不是全部,視頻僅僅是多媒體碼流的一部分,另外還 有音頻或者語(yǔ)音需要并行處理。因此,一個(gè)精確的處理存儲(chǔ)或數(shù)據(jù)流的同步層是必需的。此外,視頻解碼本身對(duì)性能要求較高,需要不同于先前基于語(yǔ)音和信息應(yīng)用 的系統(tǒng)架構(gòu);這就對(duì)便攜系統(tǒng)提出了特殊挑戰(zhàn),而桌面應(yīng)用同樣面臨這些問(wèn)題。 通用視頻標(biāo)準(zhǔn)和編解碼器 聯(lián)合視頻組(Joint Video Team, JVT)由 ITU的視頻編
  • 關(guān)鍵字: DSP  單片機(jī)  嵌入式系統(tǒng)  視頻編解碼  

透過(guò)DSP系統(tǒng)模型建立和設(shè)定實(shí)現(xiàn)最佳模擬

  • 嵌入式軟件發(fā)展需要對(duì)目標(biāo)架構(gòu)及其使用有著廣泛而透徹的認(rèn)識(shí)和瞭解。把嵌入式系統(tǒng)從概念轉(zhuǎn)化成能夠有效地在硬件環(huán)境中部署的高效能解決方案,需要若干個(gè)步驟。整個(gè)過(guò)程包括:分析、架構(gòu)搭建、評(píng)估、硬件支援、設(shè)計(jì)、編碼、除錯(cuò)、整合、驗(yàn)證和確認(rèn),過(guò)程中準(zhǔn)確度極為重要。硬件資源的使用效率低,或者是軟件沒(méi)有針對(duì)那些硬件資源進(jìn)行最佳化,都可能對(duì)性能帶來(lái)嚴(yán)重的影響。 CEVA-X系列采用的創(chuàng)新架構(gòu),充分利用可能的設(shè)計(jì)變數(shù)來(lái)控制整體性能。CEVA-X1620是CEVA-X核心系列的第一款產(chǎn)品,具有先進(jìn)的平行架構(gòu)(Parallel
  • 關(guān)鍵字: DSP  單片機(jī)  電源技術(shù)  模擬技術(shù)  嵌入式系統(tǒng)  最佳模擬  

多DSP局部總線(xiàn)與VME總線(xiàn)的接口設(shè)計(jì)

  • 本文基于雷達(dá)實(shí)時(shí)信號(hào)處理的需要,用FPGA實(shí)現(xiàn)了多DSP信號(hào)處理模板局部總線(xiàn)和基于標(biāo)準(zhǔn)VME總線(xiàn)的計(jì)算機(jī)進(jìn)行通信的接口設(shè)計(jì)。
  • 關(guān)鍵字: DSP  VME  總線(xiàn)  接口設(shè)計(jì)    

賽靈思推出新型低成本SPARTAN-DSP系列

  •   賽靈思公司日前宣布推出首個(gè)低成本 Spartan™-DSP 系列產(chǎn)品以及相應(yīng)的開(kāi)發(fā)板和增強(qiáng)設(shè)計(jì)軟件,極大地?cái)U(kuò)展了其XtremeDSP™解決方案的產(chǎn)品線(xiàn),并且在價(jià)格、性能和功耗三合一組合方面為數(shù)字信號(hào)處理樹(shù)立了新的標(biāo)桿。Spartan-DSP以業(yè)界最低的成本價(jià)格提供了高達(dá)20GMACS(每秒十億次乘法累計(jì))的DSP功能,而價(jià)格不到30美元。與同類(lèi)的其它高性能可配置DSP器件相比,該系列產(chǎn)品的動(dòng)態(tài)功耗降低多達(dá)50%。   新推出Spartan-DSP系列之后,XtremeDSP產(chǎn)
  • 關(guān)鍵字: SPARTAN-DSP  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

基于DSP實(shí)現(xiàn)的無(wú)差拍控制逆變器

  • 隨著計(jì)算機(jī)以及各種精密自動(dòng)化設(shè)備、電子設(shè)備被廣泛應(yīng)用于通信、工業(yè)自動(dòng)化控制、辦公自動(dòng)化等領(lǐng)域, 逆變器作為 UPS的重要組成部分,近年來(lái)得到了迅速展。對(duì)逆變器的控制成為研究重點(diǎn),即要求其輸出波形穩(wěn)態(tài)精度高、總諧波畸變率低和動(dòng)態(tài)響應(yīng)快。目前,瞬時(shí) PID控制、重復(fù)控制等技術(shù)都在應(yīng)用中占有重要地位。但這兩種技術(shù)都有難以克服的缺點(diǎn),如瞬時(shí)PID控制難以實(shí)現(xiàn)數(shù)字化;重復(fù)控制的動(dòng)態(tài)響應(yīng)慢。美國(guó)著名控制理論專(zhuān)家卡爾曼于60年代初提出了數(shù)字控制的無(wú)差拍控制思想。隨著電力電子技術(shù)的發(fā)展,80年代中期,無(wú)差拍控制被應(yīng)用于逆
  • 關(guān)鍵字: DSP  單片機(jī)  工業(yè)控制  逆變器  嵌入式系統(tǒng)  工業(yè)控制  

基于DSP和CPLD的低功耗多路數(shù)據(jù)處理系統(tǒng)設(shè)計(jì)

  • 引言 隨著電子技術(shù)的應(yīng)用和發(fā)展,數(shù)字信號(hào)處理內(nèi)容日益復(fù)雜,同時(shí),很多情況下要求整個(gè)系統(tǒng)具有低功耗的特點(diǎn)。為滿(mǎn)足這種要求,DSP芯片設(shè)計(jì)技術(shù)也在向低功耗、高性能的方向發(fā)展。從處理速度來(lái)看,TMS320VC5502的運(yùn)算能力已經(jīng)達(dá)到了600MMACS,即每秒鐘可以完成6億次乘加運(yùn)算。從功耗來(lái)看,TMS320VC5502內(nèi)核電壓只有1.26V,整個(gè)芯片的功耗也大大降低了。本文介紹了基于TMS320VC5502和CPLD XC95144的低功耗多路數(shù)據(jù)處理系統(tǒng)。 模擬信號(hào)的輸入經(jīng)過(guò)50Hz陷波電路(濾除工頻
  • 關(guān)鍵字: CPLD  DSP  單片機(jī)  多路數(shù)據(jù)處理  嵌入式系統(tǒng)  

微機(jī)保護(hù)中DSP與時(shí)鐘DS12CR887的接口設(shè)計(jì)

  • 系統(tǒng)中其他外圍電路的控制方法和原理與時(shí)鐘芯片完全類(lèi)似,以此方法可以搭建一個(gè)通用性強(qiáng)、性能穩(wěn)定的硬件平臺(tái),再通過(guò)各種具體的保護(hù)應(yīng)用軟件,從而實(shí)現(xiàn)各種具體功能的微機(jī)保護(hù)裝置。
  • 關(guān)鍵字: DSP  887  DS  12    

Altera FPGA在Fairlight新媒體處理引擎中替代64片DSP

  • 2007年4月10號(hào),北京——澳大利亞悉尼的音頻產(chǎn)品系統(tǒng)專(zhuān)業(yè)公司Fairlight利用Altera® FPGA的靈活性以及數(shù)字信號(hào)處理(DSP)優(yōu)勢(shì),將采用了8塊電路板和64片DSP的設(shè)計(jì)精簡(jiǎn)為一塊Stratix® FPGA PCI卡。 Fairlight首席技術(shù)官Tino Fibaek說(shuō):“我們的水晶內(nèi)核(CC-1)體系結(jié)構(gòu)表明,Altera FPGA在DSP功能上的性?xún)r(jià)比非常優(yōu)異。采用了Altera的開(kāi)發(fā)工具后,該項(xiàng)目成為我見(jiàn)過(guò)的進(jìn)展最為順利的項(xiàng)目。我們完成開(kāi)發(fā)所花費(fèi)的時(shí)間僅是DSP
  • 關(guān)鍵字: Altera  DSP  FPGA  單片機(jī)  嵌入式系統(tǒng)  

Altera FPGA在Fairlight新媒體處理引擎中替代64片DSP

  •   澳大利亞悉尼的音頻產(chǎn)品系統(tǒng)專(zhuān)業(yè)公司Fairlight利用Altera® FPGA的靈活性以及數(shù)字信號(hào)處理(DSP)優(yōu)勢(shì),將采用了8塊電路板和64片DSP的設(shè)計(jì)精簡(jiǎn)為一塊Stratix® FPGA PCI卡。   Fairlight首席技術(shù)官Tino Fibaek說(shuō):“我們的水晶內(nèi)核(CC-1)體系結(jié)構(gòu)表明,Altera FPGA在DSP功能上的性?xún)r(jià)比非常優(yōu)異。采用了Altera的開(kāi)發(fā)工具后,該項(xiàng)目成為我見(jiàn)過(guò)的進(jìn)展最為順利的項(xiàng)目。我們完成開(kāi)發(fā)所花費(fèi)的時(shí)間僅是DSP器件體系結(jié)構(gòu)設(shè)計(jì)的三分
  • 關(guān)鍵字: Altera  DSP  Fairlight  FPGA  單片機(jī)  嵌入式系統(tǒng)  

基于DSP的PCI總線(xiàn)數(shù)據(jù)采集系統(tǒng)的研究

  • 1 引言 隨著數(shù)字信號(hào)處理器性能的不斷提高及其成本與售價(jià)的大幅下降,數(shù)字信號(hào)處理應(yīng)用領(lǐng)域飛速擴(kuò)展,信號(hào)處理進(jìn)入了一個(gè)新的發(fā)展時(shí)期。同時(shí)隨著計(jì)算機(jī)技術(shù)以及互聯(lián)網(wǎng)絡(luò)技術(shù)的不斷發(fā)展,越來(lái)越多的數(shù)據(jù)需要經(jīng)過(guò)計(jì)算機(jī)來(lái)進(jìn)行處理、存儲(chǔ)、傳輸籌操作。計(jì)算機(jī)的應(yīng)用已經(jīng)遍及我們生活的每一個(gè)角落。由于計(jì)算機(jī)本身的特點(diǎn),通用計(jì)算機(jī)通常僅負(fù)責(zé)沒(méi)有實(shí)時(shí)性要求的工作,而不適于進(jìn)行實(shí)時(shí)性要求很高的數(shù)字信號(hào)處理。將計(jì)算機(jī)和 DSP有機(jī)地結(jié)合起來(lái),充分利用各自的優(yōu)點(diǎn),它們將會(huì)相得益彰,滿(mǎn)足現(xiàn)實(shí)應(yīng)用中對(duì)數(shù)據(jù)實(shí)時(shí)處理能力、數(shù)據(jù)傳輸能力以及數(shù)
  • 關(guān)鍵字: DSP  PCI  單片機(jī)  嵌入式系統(tǒng)  數(shù)據(jù)采集  

基于DSP芯片的MELP聲碼器的算法實(shí)現(xiàn)

  • 論文對(duì)MELP編解碼算法的原理進(jìn)行了簡(jiǎn)要分析,討論了如何在定點(diǎn)DSP芯片TMS320VC5416上實(shí)現(xiàn)該算法,并研究了其關(guān)鍵技術(shù),最后對(duì)測(cè)試結(jié)果進(jìn)行了分析。
  • 關(guān)鍵字: 算法  實(shí)現(xiàn)  MELP  芯片  DSP  基于  
共3964條 230/265 |‹ « 228 229 230 231 232 233 234 235 236 237 » ›|

數(shù)字信號(hào)處理器(dsp)介紹

您好,目前還沒(méi)有人創(chuàng)建詞條數(shù)字信號(hào)處理器(dsp)!
歡迎您創(chuàng)建該詞條,闡述對(duì)數(shù)字信號(hào)處理器(dsp)的理解,并與今后在此搜索數(shù)字信號(hào)處理器(dsp)的朋友們分享。    創(chuàng)建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473