賽靈思和賽靈思聯(lián)盟計劃(XAP, Xilinx Alliance Program)的廣播行業(yè)成員正推出新的參考設(shè)計和平臺,可幫助a廣播設(shè)備OEM廠商縮短其新一代IP視頻解決方案的上市時間,并確保這些產(chǎn)品在競爭中脫穎而出。
關(guān)鍵字:
賽靈思 OEM Zynq-7000 FPGA
隨著內(nèi)容文件化趨勢的加強,廣播公司正加速向全面基于IP(互聯(lián)網(wǎng)協(xié)議)的基礎(chǔ)設(shè)施轉(zhuǎn)型,以充分發(fā)揮低成本IP網(wǎng)絡(luò)的優(yōu)勢。與此同時,廣播公司也在努力滿足消費者不斷提高的需求——要求在任何設(shè)備上通過屏幕就能欣賞到畫質(zhì)更高的視頻。
關(guān)鍵字:
賽靈思 OEM FPGA
電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
關(guān)鍵字:
LabVIEW FPGA 軟件設(shè)計 射頻儀器
All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )在西班牙巴塞羅那舉行的2012年電信級以太網(wǎng)世界大會(Carrier Ethernet World Congress 2012)上展示了All Programmable技術(shù)在電信級光學(xué)網(wǎng)絡(luò)中的優(yōu)勢。
關(guān)鍵字:
Xilinx 以太網(wǎng) FPGA
All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )在Intel開發(fā)者論壇(IDF)上首次展示如何通過QuickPath Interconnect(QPI)協(xié)議將現(xiàn)場可編程門陣列(FPGA)與Intel Sandy Bridge Xeon處理器相連。賽靈思的QPI解決方案使開發(fā)人員能夠在賽靈思All Programmable FPGA與Intel Xeon處理器之間建立一個低時延、高性能的鏈路。
關(guān)鍵字:
賽靈思 QPI FPGA
概覽無線設(shè)備的數(shù)量、通信標(biāo)準(zhǔn)的多樣性,以及調(diào)制方案的復(fù)雜度,每一年都在不斷增加。而隨著每一代新技術(shù)的誕生,由于使用傳統(tǒng)技術(shù)測試無線設(shè)備,需要大量更復(fù)雜的測試設(shè)備,其成本也在不斷提高。使用虛擬(軟件)儀器
關(guān)鍵字:
LabVIEW FPGA 軟件設(shè)計 射頻儀器
摘 要:EDA技術(shù)是現(xiàn)代電子設(shè)計技術(shù)的核心,它在現(xiàn)代集成電路設(shè)計中占據(jù)重要地位。隨著深亞微米與超深亞微米技術(shù)的迅速發(fā)展,F(xiàn)PGA設(shè)計越來越多地采用基于VHDL的設(shè)計方法及先進的EDA工具。本文詳細(xì)闡述了EDA技術(shù)與FPGA
關(guān)鍵字:
FPGA EDA
系統(tǒng)級芯片(SoC)可采用現(xiàn)場可編程門陣列(FPGA)或?qū)S眉呻娐?ASIC)兩種方式實現(xiàn)。目前業(yè)界通常將處理器、邏輯單元和存儲器等系統(tǒng)嵌入FPGA中構(gòu)成靈活的SoC解決方案,本文以Virtex-II系列Platform FPGA為例,說明采用
關(guān)鍵字:
FPGA SoC 數(shù)字顯示 系統(tǒng)設(shè)計
隨著雷達技術(shù)的發(fā)展,出現(xiàn)了多種體制的雷達,比如脈沖多普勒雷達、SAR、相控陣?yán)走_先進,雖然這些雷達的功能不同,但是為了提作用距離和距離向上的分辨率,都彩了大時寬積信號。 在雷達信號源設(shè)計領(lǐng)域,DDS技術(shù)
關(guān)鍵字:
信號源 設(shè)計 雷達 體制 FPGA 基于
京微雅格,是世界上除了美國硅谷以外唯一能夠自主開發(fā)FPGA產(chǎn)品的公司。九年前,京微雅格創(chuàng)立,在累計投資3500萬美元之后,先后研發(fā)出7款具有自主知識產(chǎn)權(quán)的集FPGA、CPU、存儲器為一體的可編程系列芯片。京微雅格CEO劉明博士這樣來形容京微雅格在FPGA產(chǎn)業(yè)中的位置,“我們已經(jīng)加入到這個俱樂部,成為了其中的一員”。
關(guān)鍵字:
京微雅格 FPGA 201209
摘要:本文介紹了一種自適應(yīng)平臺直方圖算法對紅外圖像增強處理及該算法在FPGA器件上的實現(xiàn)。該方法是根據(jù)圖像的直方圖,自適應(yīng)地選擇平臺閾值,實現(xiàn)自適應(yīng)平臺直方圖均衡化,增強了目標(biāo)的對比度。
關(guān)鍵字:
FPGA 紅外圖像 平臺閾值 201209
美國國家儀器公司(National Instruments, 簡稱 NI)近日發(fā)布8槽NI 9154 MXI-Express RIO擴展機箱和4槽NI 9146以太網(wǎng)RIO擴展機箱,進一步擴大了C系列平臺的規(guī)模,使其能夠連接需要成百上千I/O通道的應(yīng)用。 通過NI LabVIEW FPGA模塊,工程師可進行自定制在線處理、閉環(huán)控制、同步以及自定義定時和觸發(fā),由此完全控制兩個機箱內(nèi)的現(xiàn)場可編程門陣列(FPGA)的功能。
關(guān)鍵字:
NI RIO FPGA
作為一個菜鳥我很愿意分享下我做的一些小東西,記得一年前好像少幾天吧,看記錄是2009年5月19日我用51單片機做數(shù)字鐘的情景,那個時候用匯編,焦頭爛額,做了三天,還請教了老師。哎,現(xiàn)在都已經(jīng)用C了,而且重心已經(jīng)
關(guān)鍵字:
數(shù)字 設(shè)計 簡易 FPGA VHDL 語言 基于
隨著FPGA設(shè)計越來越復(fù)雜,芯片內(nèi)部的時鐘域也越來越多,使全局復(fù)位已不能夠適應(yīng)FPGA設(shè)計的需求,更多的設(shè)計趨向于使用局部的復(fù)位。本節(jié)將會從FPGA內(nèi)部復(fù)位“樹”的結(jié)構(gòu)來分析復(fù)位的結(jié)構(gòu)。我們的復(fù)位線將會
關(guān)鍵字:
FPGA 全局
ASIC是英文的Application Specific Integrated Circuits縮寫,即專用集成電路,是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計、制造的集成電路。目前用CPLD(復(fù)雜可編程邏輯器件)和FPGA(現(xiàn)場可編程邏輯陣列)來進行AS
關(guān)鍵字:
FPGA ASIC 比較
現(xiàn)場可編程門陣列(fpga)介紹
您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。
創(chuàng)建詞條
現(xiàn)場可編程門陣列(fpga)相關(guān)帖子