EEPW首頁(yè) >>
主題列表 >>
現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)
現(xiàn)場(chǎng)可編程門(mén)陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)技術(shù)社區(qū)
FPGA市場(chǎng)潛力無(wú)限
- 伴隨著通信、工業(yè)、軍事、汽車(chē),以及消費(fèi)類(lèi)電子市場(chǎng)的強(qiáng)勁反彈,幾乎每一家分析機(jī)構(gòu)都毫無(wú)例外的預(yù)測(cè)FPGA市場(chǎng)2011年以及未來(lái)會(huì)有較大的增長(zhǎng)。來(lái)自IC Insight的數(shù)據(jù)顯示,2010年P(guān)LD的市場(chǎng)增長(zhǎng)率超過(guò)了45%,達(dá)到48億美元。預(yù)計(jì)到2014年,總市值將進(jìn)一步增加到70億美元,排名整個(gè)半導(dǎo)體行業(yè)增速最快的第三位?! ?/li>
- 關(guān)鍵字: Xilinx FPGA
基于FPGA的多級(jí)小波逆變換實(shí)時(shí)系統(tǒng)設(shè)計(jì)
- 針對(duì)JPEG2000解碼系統(tǒng)中的核心處理模塊――離散小波逆變換(IDWT),提出了一種基于FPGA的多級(jí)小波逆變換的高速、實(shí)時(shí)的硬件解決方案。仿真驗(yàn)證表明本方案能夠滿足連續(xù)輸入的數(shù)據(jù)進(jìn)行實(shí)時(shí)處理的要求,并且所設(shè)計(jì)的系統(tǒng)具有功耗低、成本低等優(yōu)點(diǎn)。
- 關(guān)鍵字: FPGA 多級(jí) 小波逆變換 實(shí)時(shí)系統(tǒng)
FPGA 電路動(dòng)態(tài)老化技術(shù)研究
- 摘 要:近年來(lái),隨著FPGA 電路在軍工和航天領(lǐng)域的廣泛應(yīng)用,用戶對(duì)FPGA 電路的可靠性要求也越來(lái)越高。在集成電路的可靠性*估試驗(yàn)中,動(dòng)態(tài)老化試驗(yàn)是最重要的試驗(yàn)之一,F(xiàn)PGA 動(dòng)態(tài)老化技術(shù)的實(shí)現(xiàn)可以提高FPGA 電
- 關(guān)鍵字: FPGA 電路 動(dòng)態(tài)老化 技術(shù)研究
基于FPGA的雷達(dá)中/視頻數(shù)據(jù)采集與回放系統(tǒng)設(shè)計(jì)
- 設(shè)計(jì)了一種基于FPGA的雷達(dá)中/視頻數(shù)據(jù)采集與回放系統(tǒng)。系統(tǒng)以FPGA為數(shù)據(jù)采集和傳輸控制的芯片,通過(guò)USB 2.O接口實(shí)現(xiàn)與計(jì)算機(jī)的通信,并運(yùn)用虛擬技術(shù),采用Visual C++語(yǔ)言設(shè)計(jì)系統(tǒng)的計(jì)算機(jī)實(shí)時(shí)顯示界面。設(shè)計(jì)中運(yùn)用硬件描述語(yǔ)言對(duì)FPGA進(jìn)行編程,在完成對(duì)輸入信號(hào)的采集和記錄的同時(shí),實(shí)現(xiàn)了對(duì)輸入信號(hào)的防抖動(dòng)、過(guò)零檢測(cè)、等精度測(cè)頻及電壓最值、峰峰值和平均值的測(cè)量。該系統(tǒng)被封裝于一個(gè)小型的屏蔽盒內(nèi),非常便于攜帶,可方便應(yīng)用于外場(chǎng)雷達(dá)的數(shù)據(jù)采集。
- 關(guān)鍵字: FPGA 雷達(dá) 回放 視頻數(shù)據(jù)采集
基于FPGA的多DSP紅外實(shí)時(shí)圖像處理系統(tǒng)
- 多處理器系統(tǒng)已廣泛應(yīng)用于高速信號(hào)處理領(lǐng)域,為提高系統(tǒng)性能,更好地發(fā)揮多處理器優(yōu)勢(shì),介紹采用基于FPGA的多DSF架構(gòu)。利用FPGA作為數(shù)據(jù)調(diào)度核心,將處理器從繁雜的數(shù)據(jù)通信工作中解放出來(lái),充分發(fā)揮了多處理器的并行工作能力,增強(qiáng)了系統(tǒng)的重構(gòu)和拓展性。該系統(tǒng)已應(yīng)用于工程實(shí)踐中,以一塊高密度電路板實(shí)現(xiàn)了從數(shù)據(jù)采集到圖像校正、圖像處理,以及圖像顯示的整個(gè)流程,能夠滿足對(duì)處理時(shí)間要求較高、較為復(fù)雜的圖像處理算法的要求。
- 關(guān)鍵字: FPGA DSP 紅外 處理系統(tǒng)
基于多相濾波的數(shù)字接收機(jī)的FPGA實(shí)現(xiàn)
- 摘要:給出了一種基于多相濾波的數(shù)字信道化接收機(jī)的實(shí)現(xiàn)方法,系統(tǒng)的處理帶寬為875 MHz,解決了高速ADC與FPGA處理速度之間的矛盾。為了克服信道化接收機(jī)的接收盲區(qū),采用信道重疊的方法,連續(xù)覆蓋瞬時(shí)帶寬。在信道化
- 關(guān)鍵字: FPGA 多相濾波 數(shù)字接收機(jī)
賽靈思收購(gòu)美國(guó)AutoESL設(shè)計(jì)科技A
- 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc)宣布收購(gòu)高層綜合技術(shù)領(lǐng)先公司美國(guó)AutoESL設(shè)計(jì)科技有限公司。 通過(guò)增加高層綜合技術(shù),賽靈思進(jìn)一步擴(kuò)展了其技術(shù)基礎(chǔ)和產(chǎn)品組合,使得公司能夠把可編程平臺(tái)的優(yōu)勢(shì)帶給更廣泛的企業(yè)用戶群體,即那些習(xí)慣用 C、C++ 和 System C 語(yǔ)言進(jìn)行高層抽象設(shè)計(jì)的系統(tǒng)架構(gòu)師和硬件設(shè)計(jì)人員。同時(shí),這也將使得賽靈思可以滿足客戶對(duì)工具日益提高的需求,支持電子系統(tǒng)級(jí) (ESL) 設(shè)計(jì)方法,滿足當(dāng)今現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) 領(lǐng)域復(fù)雜的設(shè)計(jì)需求?! ?/li>
- 關(guān)鍵字: 賽靈思 FPGA
基于FPGA的智能營(yíng)區(qū)防沖擊系統(tǒng)設(shè)計(jì)
- 摘要:為提高安防措施,延緩不法分子動(dòng)作,確保營(yíng)區(qū)安全,提出一種營(yíng)區(qū)智能防沖擊系統(tǒng)解決方案。該方案以移動(dòng)物體的外形形狀、車(chē)牌信息、車(chē)輛速度為輸入特征,采用虛擬線圈感應(yīng)、車(chē)牌識(shí)別、車(chē)輛測(cè)速、系統(tǒng)控制等方法
- 關(guān)鍵字: FPGA 系統(tǒng)設(shè)計(jì)
現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)介紹
您好,目前還沒(méi)有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。 創(chuàng)建詞條
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473