首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)

現(xiàn)場(chǎng)可編程門(mén)陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)技術(shù)社區(qū)

Altera 40-nm Arria II GX FPGA符合PCIe Express 2.0規(guī)范

  •   Altera公司(NASDAQ: ALTR)今天宣布,其40-nm Arria® II GX FPGA符合PCI Express® (PCIe®) 2.0規(guī)范。器件成功通過(guò)了PCI-SIG實(shí)驗(yàn)室的PCI-SIG®兼容性和通用性測(cè)試,現(xiàn)在名列PCI-SIG綜合供應(yīng)商名單中。Arria II GX FPGA的x8路配置支持PCIe Gen1端點(diǎn)應(yīng)用。   目前發(fā)售的Altera中端Arria II GX FPGA集成了收發(fā)器,數(shù)據(jù)速率高達(dá)3.75 Gbps,器件中嵌入了可
  • 關(guān)鍵字: Altera  Arria  FPGA  開(kāi)發(fā)套件  

Altera提供Arria II GX開(kāi)發(fā)套件 加速3-Gbps應(yīng)用開(kāi)發(fā)

  •   Altera公司今天宣布,開(kāi)始提供Arria® II GX FPGA開(kāi)發(fā)套件。用戶利用套件提供的硬件和軟件資源,可以快速評(píng)估并應(yīng)用Altera的中端40-nm FPGA——Arria II GX,在通信、廣播、計(jì)算機(jī)和存儲(chǔ)、測(cè)試和測(cè)量以及醫(yī)療和軍事應(yīng)用中,實(shí)現(xiàn)各類(lèi)高性能數(shù)字功能。   Arria II GX FPGA開(kāi)發(fā)套件包括完整的系統(tǒng),其組件經(jīng)過(guò)預(yù)先驗(yàn)證,并提供硬件參考設(shè)計(jì),從而幫助用戶縮短了開(kāi)發(fā)時(shí)間。例如,開(kāi)發(fā)套件提供PCI Express (PCIe) G
  • 關(guān)鍵字: Altera  Arria  FPGA  開(kāi)發(fā)套件  

Altium加快其軟件更新步伐

  •   Altium繼續(xù)在其下一代電子產(chǎn)品設(shè)計(jì)軟件Altium Designer中提供新功能,幫助電子產(chǎn)品設(shè)計(jì)人員站在新科技和潮流的最前沿。   Altium公司首席執(zhí)行官Nick Martin表示:“我們認(rèn)為,讓用戶等待每隔數(shù)年才更新一次版本的產(chǎn)業(yè)模型已經(jīng)完全不符合當(dāng)前的需求。”   此次最重要的新特性是基于網(wǎng)絡(luò)的軟件許可證管理和訪問(wèn)選項(xiàng)。它使電子產(chǎn)品設(shè)計(jì)人員能夠有效地管理設(shè)計(jì)團(tuán)隊(duì)、工作量及項(xiàng)目。   Altium Designer中的其他新特性包括針對(duì)板卡級(jí)設(shè)計(jì)人員的定制FP
  • 關(guān)鍵字: Altium  電子產(chǎn)品設(shè)計(jì)  FPGA  HDL  

音頻信號(hào)分析儀

  • 引言
    音頻信號(hào)分析儀利用頻譜分析原理來(lái)分析被測(cè)信號(hào)的頻率、頻譜及波形。常用的頻譜分析方法有:掃頻法、數(shù)字濾波法、FFT法。這里提出一種基于FFT方法的音頻信號(hào)分析儀設(shè)計(jì)方案,通過(guò)快速傅里葉變換(FFT)把被測(cè)
  • 關(guān)鍵字: 分析儀  信號(hào)  音頻  單片機(jī),F(xiàn)PGA,音頻,信號(hào)  

賽靈思宣布Virtex-6 FPGA系列兼容PCI Express 2.0標(biāo)準(zhǔn)

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司今天宣布其最新一代Virtex®-6 FPGA系列兼容PCI Express® 2.0標(biāo)準(zhǔn),與前一代產(chǎn)品系列相比功耗降低50%,與競(jìng)爭(zhēng)產(chǎn)品相比性能提高15%。在Virtex-6 FPGA中集成的第二代PCIe®模塊已經(jīng)通過(guò)了1-8通道配置的PCI-SIG PCI Express 2.0版本兼容性與互操作性測(cè)試,進(jìn)一步豐富了賽靈思及其支持廣泛采用的串行互連標(biāo)準(zhǔn)的聯(lián)盟成員的設(shè)計(jì)資源。這一重大的里程碑事件有望加速高帶寬PCIe 2.0系統(tǒng)在通信
  • 關(guān)鍵字: Xilinx  Virtex  FPGA  ISE  

臺(tái)積電可能調(diào)高財(cái)測(cè) 3Q成長(zhǎng)挑戰(zhàn)兩位數(shù)

  •   晶圓雙雄法說(shuō)本周隆重登場(chǎng),臺(tái)積電在通訊與PC相關(guān)IC客戶投片積極下有機(jī)會(huì)調(diào)高原本第3季財(cái)測(cè),單季挑戰(zhàn)兩位數(shù)成長(zhǎng),臺(tái)積電董事長(zhǎng)張忠謀亦可望釋出謹(jǐn)慎、樂(lè)觀產(chǎn)業(yè)展望;而提早一天登場(chǎng)的聯(lián)電也預(yù)期,在先進(jìn)制程產(chǎn)能吃緊及積極價(jià)格策略奏效下,成長(zhǎng)率表現(xiàn)也不俗,可望高個(gè)位數(shù)成長(zhǎng);排名晶圓代工老三的新加坡特許(Chartered Semiconductor)則是已經(jīng)率先調(diào)升資本支出至5億美元。   晶圓代工本周法說(shuō)將登場(chǎng),臺(tái)積電、世界先進(jìn)上周股價(jià)已率先表態(tài),完成填權(quán)息,預(yù)料臺(tái)積電30日壓軸法說(shuō)最為關(guān)鍵,而世界先進(jìn)第2
  • 關(guān)鍵字: 臺(tái)積電  晶圓  無(wú)線通訊  FPGA  

基于FPGA的VGA圖象信號(hào)發(fā)生器設(shè)計(jì)

  • 1、引言 VGA(視頻圖形陣列)作為一種標(biāo)準(zhǔn)的顯示接口在視頻和計(jì)算機(jī)領(lǐng)域得到了廣泛的應(yīng)用。VGA圖像信號(hào)發(fā)生器是電視臺(tái)、電視機(jī)生產(chǎn)企業(yè)、電視維修人員常用的儀器,其主要功能就是產(chǎn)生標(biāo)準(zhǔn)的圖像測(cè)試信號(hào)。
  • 關(guān)鍵字: FPGA  VGA  圖象信號(hào)  發(fā)生器    

功率管理:用混合信號(hào)FPGA控制電壓攀升率

  • 引言(混合信號(hào)FPGA控制多電平系統(tǒng)的電壓攀升率):隨著工藝尺度不斷縮小,器件常常需要多個(gè)電源。為了減小功耗和最大限度地提高性能,器件的核心部分一般趨向于在低電壓下工作。為了與傳統(tǒng)的器件接口,或與現(xiàn)有的I/O標(biāo)
  • 關(guān)鍵字: FPGA  功率管理  混合信號(hào)  控制電壓    

基于FPGA和MV-D1024E相機(jī)的圖像采集系統(tǒng)

  • 摘要:分析了MV-D1024E系列高幀頻CMOS相機(jī)的工作時(shí)序和參數(shù),闡述了CAMERA-LINK接口協(xié)議,并對(duì)高速數(shù)據(jù)流的存儲(chǔ)與處理機(jī)制進(jìn)行分析,利用FPGA實(shí)現(xiàn)了相機(jī)的數(shù)據(jù)接口和控制,并設(shè)計(jì)靈活的USB接口,利用PC機(jī)作為參數(shù)輸入
  • 關(guān)鍵字: FPGA  1024  MV-D  相機(jī)的    

基于ARM和FPGA的電腦繡花機(jī)控制系統(tǒng)的設(shè)計(jì)

  • 電腦繡花機(jī)是隨著計(jì)算機(jī)技術(shù)、電子技術(shù)、機(jī)械加工技術(shù)的應(yīng)用發(fā)展而不斷發(fā)展起來(lái)的光、機(jī)、電一體化設(shè)備。嵌入式系統(tǒng)的發(fā)展及研究風(fēng)頭正勁,其在數(shù)字機(jī)床、智能控制等方面的應(yīng)用正逐漸改變著傳統(tǒng)的工業(yè)生產(chǎn)和服務(wù)方
  • 關(guān)鍵字: FPGA  ARM  電腦繡花機(jī)  控制系統(tǒng)    

芯片-封裝協(xié)同設(shè)計(jì)方法優(yōu)化SoC設(shè)計(jì)

  • 隨著工藝節(jié)點(diǎn)和裸片尺寸不斷縮小,采用倒裝芯片封裝IC器件的消費(fèi)電子產(chǎn)品的數(shù)量日益增加。但是,倒裝芯片封...
  • 關(guān)鍵字: SoC  設(shè)計(jì)  封裝協(xié)同  芯片  FPGA  

FPGA相關(guān)技術(shù)助力高端存儲(chǔ)器接口設(shè)計(jì)

  • 高性能系統(tǒng)設(shè)計(jì)師在滿足關(guān)鍵時(shí)序余量的同時(shí)要力爭(zhēng)獲得更高性能,而存儲(chǔ)器>存儲(chǔ)器接口設(shè)計(jì)則是一項(xiàng)艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來(lái)把數(shù)據(jù)和時(shí)鐘(或選通脈沖)由發(fā)射器
  • 關(guān)鍵字: FPGA  助力  存儲(chǔ)器  接口設(shè)計(jì)    

級(jí)聯(lián)信號(hào)處理器的FPGA實(shí)現(xiàn)

  • 摘要:現(xiàn)代通信系統(tǒng)中,數(shù)字化已成為發(fā)展的必然趨勢(shì),數(shù)字信號(hào)處理則是數(shù)字系統(tǒng)中的重要環(huán)節(jié)。在數(shù)字信號(hào)處理方面提出一種級(jí)聯(lián)信號(hào)處理器的FPGA實(shí)現(xiàn)方案,用以取代昂貴的專用數(shù)字處理芯片。首先對(duì)級(jí)聯(lián)信號(hào)處理器做了
  • 關(guān)鍵字: FPGA  級(jí)聯(lián)  信號(hào)處理器    

基于FPGA的多通道校準(zhǔn)算法的同步實(shí)現(xiàn)

  •   數(shù)字信號(hào)處理模塊是接收機(jī)系統(tǒng)的核心部分,系統(tǒng)要求數(shù)字信號(hào)處理模塊能實(shí)時(shí)處理ADC變換后的數(shù)字信號(hào),并用軟件的方法來(lái)實(shí)現(xiàn)大量的無(wú)線電功能,這些功能包括:多通道校準(zhǔn)、編解碼、調(diào)制解調(diào)、濾波、同步、盲均衡、
  • 關(guān)鍵字: FPGA  多通道  校準(zhǔn)  算法    
共6399條 352/427 |‹ « 350 351 352 353 354 355 356 357 358 359 » ›|

現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)介紹

您好,目前還沒(méi)有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。    創(chuàng)建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473