高速pcb 文章 進入高速pcb技術社區(qū)
基于DSP的高速PCB抗干擾設計
- 引 言 隨著DSP(數(shù)字信號處理器)的廣泛應用,基于DSP的高速信號處理PCB板的設計顯得尤為重要。在一個DSP系統(tǒng)中,DSP微處理器的工作頻率可高達數(shù)百MHz,其復位線、中斷線和控制線、集成電路開關、高精度A/D轉(zhuǎn)換電路,以及含有微弱模擬信號的電路都非常容易受到干擾;所以設計開發(fā)一個穩(wěn)定的、可靠的DSP系統(tǒng),抗干擾設計非常重要。 干擾即干擾能量使接收器處在不希望的狀態(tài)。干擾的產(chǎn)生分兩種:直接的(通過導體、公共阻抗耦合等)和間接的(通過串擾或輻射耦合)。很多電器發(fā)射源,如光照、電機和日光
- 關鍵字: DSP 單片機 高速PCB 抗干擾 嵌入式系統(tǒng) PCB 電路板
電源完整性與地彈噪聲的高速PCB仿真
- 使用基于電磁場分析的設計軟件來選擇退耦電容的大小及其放置位置可將電源平面與地平面的開關噪聲減至最小。 隨著信號的沿變化速度越來越快,今天的高速數(shù)字電路板設計者所遇到的問題在幾年前看來是不可想象的。對于小于1納秒的信號沿變化,PCB板上電源層與地層間的電壓在電路板的 各處都不盡相同,從而影響到IC芯片的供電,導致芯片的邏輯錯誤。為了保證高速器件的正確動作,設計者應該消除這種電壓的波動,保持低阻抗的電源分配路徑。 為此,你需要在電路板上增加退耦電容來將高速信號在電源層和地層上產(chǎn)生的噪聲降至最低
- 關鍵字: 地彈噪聲 電源技術 電源完整性 仿真 高速PCB 模擬技術 PCB 電路板
共8條 1/1 1 |
高速pcb介紹
您好,目前還沒有人創(chuàng)建詞條高速pcb!
歡迎您創(chuàng)建該詞條,闡述對高速pcb的理解,并與今后在此搜索高速pcb的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對高速pcb的理解,并與今后在此搜索高速pcb的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473