dmar 文章 進入dmar技術社區(qū)
一種實時信號處理系統(tǒng)的研究和實現
- 引言 近年來,實時信號處理的要求越來越高,所用系統(tǒng)要求具有處理大量數據的能力,這就要求系統(tǒng)硬件要達到很高的運算速度,并且軟件處理程序也要盡可能優(yōu)化,以保證系統(tǒng)的實時性。本文基于FPGA和ADSP-TS101S所實現的一種高速數據并行處理系統(tǒng),可以進行實時連續(xù)波和脈沖波的處理,并將連續(xù)波的頻譜和脈沖波脈沖幅度信息、脈前時刻、脈寬及載頻打包輸出。整個系統(tǒng)的輸出延時被控制在1ms之內。 系統(tǒng)任務及系統(tǒng)結構 系統(tǒng)任務 系統(tǒng)頻譜分析電路組成結構如圖1所示。前端輸入為高頻寬帶模擬信號經過數
- 關鍵字: FPGA DSP 信號處理 DMAR DMA
共1條 1/1 1 |
dmar介紹
您好,目前還沒有人創(chuàng)建詞條dmar!
歡迎您創(chuàng)建該詞條,闡述對dmar的理解,并與今后在此搜索dmar的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dmar的理解,并與今后在此搜索dmar的朋友們分享。 創(chuàng)建詞條