首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> ler

線邊緣粗糙度(LER)如何影響先進(jìn)節(jié)點(diǎn)上半導(dǎo)體的性能

  • l  介紹 由后段制程(BEOL)金屬線寄生電阻電容(RC)造成的延遲已成為限制先進(jìn)節(jié)點(diǎn)芯片性能的主要因素[1]。減小金屬線間距需要更窄的線關(guān)鍵尺寸(CD)和線間隔,這會(huì)導(dǎo)致更高的金屬線電阻和線間電容。圖1對(duì)此進(jìn)行了示意,模擬了不同后段制程金屬的線電阻和線關(guān)鍵尺寸之間的關(guān)系。即使沒(méi)有線邊緣粗糙度(LER),該圖也顯示電阻會(huì)隨著線寬縮小呈指數(shù)級(jí)增長(zhǎng)[2]。為緩解此問(wèn)題,需要在更小的節(jié)點(diǎn)上對(duì)金屬線關(guān)鍵尺寸進(jìn)行優(yōu)化并選擇合適的金屬材料。除此之外,線邊緣粗糙度也是影響電子表面散射和金屬線電阻率
  • 關(guān)鍵字: 線邊緣粗糙度  LER  先進(jìn)節(jié)點(diǎn)  半導(dǎo)體的性能  
共1條 1/1 1

ler介紹

您好,目前還沒(méi)有人創(chuàng)建詞條ler!
歡迎您創(chuàng)建該詞條,闡述對(duì)ler的理解,并與今后在此搜索ler的朋友們分享。    創(chuàng)建詞條

相關(guān)主題

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473