首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> nios-ii

基于NIOS II 軟核的NAND FLASH的驅(qū)動(dòng)方法

  •   1. 引言  NAND FLASH被廣泛應(yīng)用于電子系統(tǒng)中作為數(shù)據(jù)存儲(chǔ)。在各種高端電子系統(tǒng)中現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)已被廣泛應(yīng)用。FPGA靈活的硬件邏輯能實(shí)現(xiàn)對(duì)NAND FLASH的讀寫(xiě)操作。本文中闡述了一種基于NIOS II 軟核的NAND FLASH的驅(qū)動(dòng)方法?! ?. VDNF2T16VP193EE4V25簡(jiǎn)介  歐比特公司的VDNF2T16VP193EE4V25是一款容量為2Tb、位寬為16位的NAND FLASH,其內(nèi)部由8片基片拓?fù)涠?,其拓?fù)浣Y(jié)構(gòu)如下:  其主要特性如下:  ? 總?cè)萘?/li>
  • 關(guān)鍵字: NAND  NIOS II  FPGA  

用FPGA內(nèi)部集成的DSP實(shí)現(xiàn)圖像處理的實(shí)例分析

  • intevac是商用和軍用市場(chǎng)光學(xué)產(chǎn)品的前沿開(kāi)發(fā)商。本文介紹該公司nightvista嵌入式電子系統(tǒng)的開(kāi)發(fā),該產(chǎn)品是高性能超低亮度緊湊型攝像機(jī)。該攝像機(jī)最初采用了流行的數(shù)字信號(hào)處理器、幾個(gè)assp和外部存儲(chǔ)器件。系統(tǒng)對(duì)性能的需求越來(lái)越高,工程師團(tuán)隊(duì)決定試驗(yàn)一種替代方案——在可編程邏輯中實(shí)現(xiàn)可配置軟核處理器。
  • 關(guān)鍵字: 圖像處理  NIOS  FPGA  

基于嵌入式處理器軟核Nios II的IP復(fù)用技術(shù)及應(yīng)用

  •   引言:  嵌入式處理器是嵌入式系統(tǒng)的核心,有硬核和軟核之分。其中,嵌入式處理器軟核以其更大的使用靈活性,更低廉的成本,受到了研發(fā)人員和市場(chǎng)的廣泛歡迎。Altera公司最新推出的嵌入式處理器軟核Nios II更是軟核處理器中的先進(jìn)代表,它已經(jīng)快速的滲透到教學(xué)、科研以及生產(chǎn)等各個(gè)方面,積極的推動(dòng)著嵌入式技術(shù)、SOPC(可編程片上系統(tǒng))的發(fā)展?! ? Nios II 簡(jiǎn)介  二十世紀(jì)九十年代末,可編程邏輯器件(PLD)的復(fù)雜度已經(jīng)能夠在單個(gè)可編程器件內(nèi)實(shí)現(xiàn)整個(gè)系統(tǒng),可
  • 關(guān)鍵字: 嵌入式  Nios   

數(shù)字示波器的軟硬件設(shè)計(jì)方案及經(jīng)典應(yīng)用案例匯總

  • 數(shù)字示波器是數(shù)據(jù)采集,A/D轉(zhuǎn)換,軟件編程等一系列的技術(shù)制造出來(lái)的高性能示波器。數(shù)字示波器一般支持多級(jí)菜單,能提供給用戶(hù)多種選擇,多種分析功能。還有一些示波器可以提供存儲(chǔ),實(shí)現(xiàn)對(duì)波形的保存和處理。數(shù)字示
  • 關(guān)鍵字: TDS5000  多域測(cè)量  Nios II  AT89S52單片機(jī)  簡(jiǎn)易數(shù)字示波器  

基于SOPC的射頻卡實(shí)時(shí)消費(fèi)記錄系統(tǒng)設(shè)計(jì)

  • 基于使用戶(hù)刷卡消費(fèi)的數(shù)據(jù)可進(jìn)行采集存儲(chǔ)的目的,采用了在FPGA平臺(tái)上設(shè)計(jì)一種射頻卡實(shí)時(shí)消費(fèi)記錄系統(tǒng)的方法。該系統(tǒng)采用了FATFS文件系統(tǒng),可將用戶(hù)數(shù)據(jù)及時(shí)保存到SD卡之中。通過(guò)對(duì)軟硬件模塊和上位機(jī)的設(shè)計(jì),采用FPGA為開(kāi)發(fā)平臺(tái),對(duì)用戶(hù)刷卡消費(fèi)的記錄寫(xiě)入到SD卡中。利用SD卡的移動(dòng)性,可方便地實(shí)現(xiàn)與計(jì)算機(jī)的數(shù)據(jù)交換,達(dá)到數(shù)據(jù)分析的目的。此法便于客戶(hù)對(duì)消費(fèi)記錄的核對(duì),具有實(shí)際商業(yè)價(jià)值。
  • 關(guān)鍵字: FPGA  NIOS II  FM1702SL  SD  文件系統(tǒng)  

基于SOPC的高精度超聲波雷達(dá)測(cè)距系統(tǒng)設(shè)計(jì)

基于Nios II的機(jī)器人視覺(jué)伺服控制器的研究與設(shè)計(jì)

  •   引言   Altera公司的Nios II處理器是可編程邏輯器件的軟核處理器。NiosII軟核處理器和存儲(chǔ)器、I/O接口等外設(shè)可嵌入到FPGA中,組成一個(gè)可編程單芯片系統(tǒng)(SOPC),大大降低了系統(tǒng)的成本、體積和功耗。適合網(wǎng)絡(luò)、電信、數(shù)據(jù)通信、嵌入式和消費(fèi)市場(chǎng)等各種嵌入式應(yīng)用場(chǎng)合。   本文提出一個(gè)基于Nios II處理器結(jié)構(gòu)的系統(tǒng)用于實(shí)現(xiàn)機(jī)器人實(shí)時(shí)運(yùn)動(dòng)檢測(cè)跟蹤,使用線性卡爾曼濾波器算法來(lái)快速完成運(yùn)動(dòng)估計(jì)及進(jìn)一步分析和校正,算法中的乘除利用MATLAB/DSP Builder生成的模塊作為Nios
  • 關(guān)鍵字: Nios II  FPGA  

基于DDS IP核及Nios II的可重構(gòu)信號(hào)源設(shè)計(jì)

  •   SOPC(System on a Programmable Chip,片上可編程系統(tǒng))是Altera公司提出的一種靈活、高效的SOC解決方案。它將處理器、存儲(chǔ)器、I/O接口、LVDS、CDR等系統(tǒng)設(shè)計(jì)需要的功能模塊集成到一個(gè)可編程邏輯器件上,構(gòu)建一個(gè)可編程的片上系統(tǒng)。它具有靈活的設(shè)計(jì)方式,軟硬件可裁減、可擴(kuò)充、可升級(jí),并具備軟硬件在系統(tǒng)可編程的功能。SOPC的核心器件FPGA已經(jīng)發(fā)展成一種實(shí)用技術(shù),讓系統(tǒng)設(shè)計(jì)者把開(kāi)發(fā)新產(chǎn)品的時(shí)間和風(fēng)險(xiǎn)降到最小。最重要的是,具有現(xiàn)場(chǎng)可編程性的FPGA延長(zhǎng)了產(chǎn)品在市場(chǎng)的存
  • 關(guān)鍵字: SOPC  DDS  Nios II  Altera  

基于NIOS II的BCMO4藍(lán)牙通信模塊的設(shè)計(jì)

  •   引言   在工業(yè)現(xiàn)場(chǎng)中,大多的通信設(shè)備是通過(guò)加裝通信模塊來(lái)實(shí)現(xiàn)的,而大多的通信模塊的處理器采用ARM核。隨著微電子學(xué)和計(jì)算機(jī)科學(xué)的迅速發(fā)展,電子系統(tǒng)已經(jīng)從電路板級(jí)系統(tǒng)集成發(fā)展成為包括ASIC、FPGA和嵌入式系統(tǒng)的多種模式。SOPC由于集成了硬核或軟核CPU、DSP、存儲(chǔ)器、外圍I/O及可編程邏輯模塊,在設(shè)計(jì)和應(yīng)有的靈活性及其成本方面有較大的優(yōu)勢(shì)。   NIOSⅡ系列處理器是Altera公司的第二代FPGA嵌入式處理器。同前一代軟核的CPU相比,NIOSⅡ的性能得到很大提高,體積更小,其最大處理能
  • 關(guān)鍵字: NIOS II  BCMO4  藍(lán)牙  

基于NIOS II的頻譜分析儀的設(shè)計(jì)與研制

  •   頻譜分析儀是微電子測(cè)量領(lǐng)域中最基礎(chǔ)、最重要的測(cè)量?jī)x器之一,是從事各種電子產(chǎn)品研發(fā)、生產(chǎn)、檢驗(yàn)的重要工具。高分辨率、寬頻帶數(shù)字頻譜分析的方法和實(shí)現(xiàn)一直是該領(lǐng)域的研究熱點(diǎn)[1]?,F(xiàn)代頻譜分析儀是基于現(xiàn)代數(shù)字信號(hào)處理理論的頻譜分析儀,信號(hào)經(jīng)過(guò)前置預(yù)處理、抗混疊濾波、A/D變換、數(shù)字頻譜分析等環(huán)節(jié)而得到信號(hào)中的頻率分量, 達(dá)到與傳統(tǒng)頻譜分析儀同樣的結(jié)果。   本設(shè)計(jì)完全利用FPGA實(shí)現(xiàn)FFT,在FPGA上實(shí)現(xiàn)整個(gè)系統(tǒng)構(gòu)建。其中CPU選用Altera公司的Nios II軟核處理器進(jìn)行開(kāi)發(fā), 硬件平臺(tái)關(guān)鍵模塊使
  • 關(guān)鍵字: NIOS II  頻譜分析儀  FPGA  

基于Nios Ⅱ嵌入式軟核多處理器系統(tǒng)研究

  •   0 引言   基于SoPC 技術(shù)開(kāi)發(fā)的嵌入式Nios Ⅱ軟核多處理器系統(tǒng)具有可自主設(shè)計(jì),重構(gòu)性好,軟硬件裁剪容易,系統(tǒng)擴(kuò)充升級(jí)方便,能兼顧性能、體積、功耗、成本、可靠性等方面的要求。研發(fā)嵌入式Nios Ⅱ軟核多處理器系統(tǒng),是提高嵌入式系統(tǒng)性?xún)r(jià)比和實(shí)用性一種有效途徑。   1 片上Nios Ⅱ嵌入式軟核多處理器系統(tǒng)   嵌入式系統(tǒng)的核心是RISC 處理器,具有代表性的RISC軟核處理器是Nios Ⅱ處理器。軟核處理器是指用編程的方法生成的處理器。是一種將硬件邏輯、智能算法、硬件描述語(yǔ)言和編程有機(jī)的
  • 關(guān)鍵字: FPGA   Nios Ⅱ  SoPC  

一種基于Nios軟核的嵌入式Internet系統(tǒng)設(shè)計(jì)

  •   摘要:介紹如何在Altera開(kāi)發(fā)平臺(tái)上,使用Nios軟核CPU來(lái)構(gòu)建嵌入式Internet系統(tǒng);并結(jié)合以太網(wǎng)遠(yuǎn)程數(shù)據(jù)采集系統(tǒng)的實(shí)例,介紹此類(lèi)系統(tǒng)硬件,軟件的設(shè)計(jì)方法。   關(guān)鍵詞:嵌入式Internet Nios μCOS   引言   自上個(gè)世紀(jì)末開(kāi)始的網(wǎng)絡(luò)化浪潮,在很多領(lǐng)域都引發(fā)了技術(shù)進(jìn)步和革新,嵌入式Internet便是嵌入式技術(shù)與網(wǎng)絡(luò)技術(shù)結(jié)合的產(chǎn)物。簡(jiǎn)單來(lái)說(shuō),嵌入式 Internet是指在一個(gè)嵌入式設(shè)備上配備網(wǎng)絡(luò)接口,通過(guò)網(wǎng)絡(luò)可以與遠(yuǎn)程設(shè)備進(jìn)行信息的交互。從管理的角度上來(lái)講,嵌入式
  • 關(guān)鍵字: 嵌入式Internet   Nios   μCOS  

基于Nios II的視頻運(yùn)動(dòng)目標(biāo)檢測(cè)跟蹤系統(tǒng)設(shè)計(jì)

  •   摘要:文章是以Nios II處理器為中心的視頻運(yùn)動(dòng)目標(biāo)檢測(cè)跟蹤系統(tǒng),通過(guò)CMOS圖像傳感器采集視頻圖像信息,采用幀間差分法檢測(cè)運(yùn)動(dòng)目標(biāo),形心跟蹤算法對(duì)目標(biāo)進(jìn)行跟蹤,最后在VGA顯示器上顯示視頻中運(yùn)動(dòng)物體。實(shí)驗(yàn)結(jié)果表明,該系統(tǒng)可達(dá)到運(yùn)動(dòng)目標(biāo)檢測(cè)跟蹤的理想結(jié)果。   0 引言   運(yùn)動(dòng)目標(biāo)檢測(cè)跟蹤就是將運(yùn)動(dòng)的目標(biāo)從視頻圖像序列中檢測(cè)出來(lái),對(duì)其進(jìn)行跟蹤。在計(jì)算機(jī)視覺(jué)領(lǐng)域和智能視頻監(jiān)控系統(tǒng)中,目標(biāo)檢測(cè)與跟蹤系統(tǒng)是一個(gè)最要的研究?jī)?nèi)容,該系統(tǒng)在很多領(lǐng)域中經(jīng)得到廣泛的應(yīng)用,例如在家庭住宅小區(qū)、智能交通、銀行、超
  • 關(guān)鍵字: FPGA  Nios II  圖像傳感器  

基于Nios II的AT24C02接口電路設(shè)計(jì)與實(shí)現(xiàn)

  •   0 引 言   在實(shí)際的應(yīng)用中,為了保護(hù)現(xiàn)場(chǎng),經(jīng)常需要將系統(tǒng)斷電之前的工作狀態(tài)與重要運(yùn)行數(shù)據(jù)保存在非易失存貯器中,以便在下次開(kāi)機(jī)時(shí),能恢復(fù)到原來(lái)的工作狀態(tài)。針對(duì)這種保存的數(shù)據(jù)量不大和存儲(chǔ)速度要求不高的特點(diǎn),可采用“NiosⅡ+AT24C02"設(shè)計(jì)方案進(jìn)行設(shè)計(jì)。本文在討論了I2C通信協(xié)議的基礎(chǔ)上,利用FPGA技術(shù),設(shè)計(jì)了NiosⅡ與AT24C02”之間進(jìn)行通信的接口電路。本接口電路能產(chǎn)生基于I2C通信協(xié)議的讀寫(xiě)操作時(shí)序,成功實(shí)現(xiàn)了對(duì)AT24C02的讀寫(xiě)功能。由于所有的
  • 關(guān)鍵字: Nios II  AT24C02  I2C  

基于Nios II軟核的多核處理器系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

  • 本文設(shè)計(jì)了一個(gè)基于FPGA解決方案的多核處理器系統(tǒng),整體上提高了系統(tǒng)性能,解決了單核處理能力提升受到的制約。通過(guò)對(duì)多核系統(tǒng)體系結(jié)構(gòu)和核間通信技術(shù)的研究,最終實(shí)現(xiàn)了一個(gè)利用互斥核實(shí)現(xiàn)資源共享的雙Nios II軟核處理器系統(tǒng),并在Altera公司的FPGA開(kāi)發(fā)板DE2上進(jìn)行測(cè)試,測(cè)試結(jié)果表明所設(shè)計(jì)的雙核系統(tǒng)能穩(wěn)定運(yùn)行。
  • 關(guān)鍵字: FPGA  Nios II  雙核  互斥核  RISC  201405  
共128條 1/9 1 2 3 4 5 6 7 8 9 » ›|
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473