opb 文章 進(jìn)入opb技術(shù)社區(qū)
全新EDK8.1簡化嵌入式設(shè)計
- Platform Studio增強功能使處理器系統(tǒng)開發(fā)變得更輕松
- 關(guān)鍵字: Xilinx PlatformStudio EDK IDE PowerPC FPGA OPB PLB MicroBlaze
FSL總線IP核及其在MicoBlaze系統(tǒng)中的應(yīng)用
- 引 言 隨著半導(dǎo)體制造工藝的發(fā)展,以FPGA(現(xiàn)場可編程門陣列)為代表的新一代可編程邏輯器件(PLD)的邏輯資源密度不斷增加,使得可編程技術(shù)很自然地就與系統(tǒng)芯片集成技術(shù)(SoC)的結(jié)合日益緊密,并逐步成為可配置平臺技術(shù)(configurable platform)的主流。 目前,各主要PLD廠商基于FPGA的可配置平臺雖然大都采用“微處理器十可編程邏輯”的架構(gòu),但在開發(fā)基于FPGA的嵌入式系統(tǒng)時,卻采用了各自不同的方式來整合處理器系統(tǒng)與片上的其他邏輯資源(大多數(shù)以用
- 關(guān)鍵字: IP核 FSL MicoBlaze FPGA RISC OPB LMB
基于FSL總線的UART外設(shè)IP核設(shè)計
- 引 言 在基于MicroBlaze的SOPC系統(tǒng)中,將用戶IP核整合到基于MicroBlaze的嵌入式軟核處理器系統(tǒng)中,通常有兩種方法:一種是將IP核連接到OPB總線;另一種是將用戶IP連接到MicroBlaze專用的FSL總線上。盡管OPB和FSL總線都是MicroBlaze軟核與FPGA其他片上邏輯資源連接的主要途徑,但它們的分工足不同的。OPB總線適用于將要求低速和低性能的設(shè)備連接到MicroBlaze系統(tǒng)中;而FSL總線則適用于將對時間要求高的用戶自定義IP核,整合到基于MicroBla
- 關(guān)鍵字: FSL UART IP核 SOPC OPB MicroBlaze
共3條 1/1 1 |
opb介紹
您好,目前還沒有人創(chuàng)建詞條opb!
歡迎您創(chuàng)建該詞條,闡述對opb的理解,并與今后在此搜索opb的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對opb的理解,并與今后在此搜索opb的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473