asic 文章 進(jìn)入asic技術(shù)社區(qū)
FPSLIC簡化SoC設(shè)計
- 電子設(shè)計應(yīng)用2004年第9期 門陣列的好處在于它不僅可以減小PCB板的尺寸,而且可以降低功耗、提高可靠性,以及降低整個系統(tǒng)成本。但由于門陣列的設(shè)計工具價格太高, 流片費用(NRE)的負(fù)擔(dān)太重,風(fēng)險高,設(shè)計周期太長, 所以不能被一般公司所采用。Xilinx開發(fā)出的第一批基于SRAM的FPGA, 由于其軟件價格很低,沒有流片費用,所以它比門陣列更容易普及而被工程師所采用。如今芯片產(chǎn)業(yè)已經(jīng)可以把數(shù)百萬門的邏輯放入一個芯片里,使其達(dá)到可以把整個系統(tǒng)濃縮到單個芯片的程度,這不僅代表把邏輯和ASIC 放入單一芯片,它
- 關(guān)鍵字: FPSLIC SoC ASIC
賽普拉斯宣布已開始生產(chǎn)一款新型可編程系統(tǒng)級芯片(PSoCTM)混合信號陣列
- 賽普拉斯半導(dǎo)體公司 (NYSE:CY) 的子公司賽普拉斯微系統(tǒng)有限公司(Cypress MicroSystems)于今日宣布已開始生產(chǎn)一款新型可編程系統(tǒng)級芯片(PSoCTM)混合信號陣列。這種具有擴(kuò)展數(shù)字集成功能的新型器件拓展了廣受歡迎的PSoC架構(gòu)的適用范圍,以滿足消費類、工業(yè)、辦公自動化、電信和汽車應(yīng)用中更大規(guī)模、更復(fù)雜的嵌入式控制功能的需要。賽普拉斯微系統(tǒng)公司的市場副總裁John McDonald說:“我們注意到客戶需要更多的數(shù)字功能,以提高外圍部件的集成度。我們的新款PSoC器件使得可用于實現(xiàn)片上
- 關(guān)鍵字: 賽普拉斯 SoC ASIC
Mentor Graphics公司與華為公司共建SoC軟硬件協(xié)同驗證環(huán)境
- 日前,Mentor和華為共同宣布共同建立SOC軟硬件協(xié)同驗證環(huán)境。旨在加強(qiáng)SoC驗證方面雙方的全面合作。事先,華為已經(jīng)利用Mentor公司提供的Seamless軟硬件協(xié)同驗證方案成功建立了ARM-based SoC驗證環(huán)境。利用Seamless協(xié)同驗證環(huán)境,華為已經(jīng)成功調(diào)試,并解決了多款基于ARM7TDMI、 ARM926ejs、Power PC的SoC芯片軟硬件接口問題。華為早在上個世紀(jì)90年代就認(rèn)識到SoC的功能驗證比傳統(tǒng)的ASIC的功能驗證更具有挑戰(zhàn)性,需要付出更多的仿真努力,同時產(chǎn)品的開發(fā)周期也更
- 關(guān)鍵字: Mentor Graphics SoC ASIC
北京集成電路設(shè)計園選用Cadence SoC Encounter設(shè)計平臺
- 美國Cadence設(shè)計系統(tǒng)公司公司(紐約證券交易所代碼:CDN)董事會主席Ray Bingham先生一行,到北京集成電路設(shè)計園訪問, 設(shè)計園公司總經(jīng)理郝偉亞先生詳細(xì)介紹了設(shè)計園以及北京集成電路設(shè)計產(chǎn)業(yè)發(fā)展情況。Ray Bingham先生表示,Cadence長期致力于中國電子產(chǎn)業(yè)的發(fā)展,支持北京集成電路產(chǎn)業(yè)的發(fā)展,對于作為中國7個國家IC設(shè)計基地之一的北京集成電路設(shè)計園,擴(kuò)展其數(shù)字設(shè)計平臺,選用Cadence SoC Encounter為實現(xiàn)很復(fù)雜、高性能的芯片提供經(jīng)過驗證的設(shè)計工具,應(yīng)對納米技術(shù)挑戰(zhàn),感
- 關(guān)鍵字: Cadence SoC ASIC
高速SoC單片機(jī)C8051F
- 美國Cygnal公司專門從事混合信號系統(tǒng)芯片(SoC)單片機(jī)的設(shè)計與制造。公司更新了原51單片機(jī)結(jié)構(gòu),設(shè)計了具有自主產(chǎn)權(quán)的CIP-51內(nèi)核,運行速度高達(dá)每秒25MIPS?,F(xiàn)已設(shè)計并為市場提供了29個品種的C8051F系列SoC單片機(jī),預(yù)計今年年內(nèi)還將完成20多個新的SoC單片機(jī)的設(shè)計。 C8051F系列是集成的混合信號系統(tǒng)芯片SoC單片機(jī),具有與MCS-51內(nèi)核及指令集完全兼容的微控制器,除了具有標(biāo)準(zhǔn)8051的數(shù)字外設(shè)部件之外,片內(nèi)還集成了數(shù)據(jù)采集和控制系統(tǒng)中常用的模擬部件和其它數(shù)字外設(shè)及功能部件(參見圖
- 關(guān)鍵字: SoC ASIC
SoC處理器的定標(biāo)原則
- 半導(dǎo)體器件定標(biāo)(scaling)在量上的不斷進(jìn)展蘊育著系統(tǒng)級芯片(SoC)器件在設(shè)計和結(jié)構(gòu)上質(zhì)的深刻變化。IC器件定標(biāo)可以加強(qiáng)功率效率、增加帶寬和顯著改進(jìn)功能集成性,而要挖掘出硅的全部性能潛力,還須在設(shè)計復(fù)雜性管理和改進(jìn)設(shè)計可重用性方面做同樣的努力。代表ITRS對半導(dǎo)體定標(biāo)的一致觀點的一個簡易技術(shù)模型示出了芯片設(shè)計上一系列重大變化。較高層次的可編程性可以緩解經(jīng)濟(jì)上的壓力。專用處理器性能的不斷提高和器件的自動生成將使處理器芯核在SoC結(jié)構(gòu)體系中發(fā)揮重大作用,諸如從高性能控制到以前只能由硬連接邏輯才可以實現(xiàn)的
- 關(guān)鍵字: SoC SoC ASIC
Cypress微系統(tǒng)公司推出用于PSoCTM混合信號陣列的集成開發(fā)環(huán)境
- 賽普拉斯半導(dǎo)體(Cypress Semiconductor)公司的子公司賽普拉斯微系統(tǒng)有限公司(Cypress MicroSystems)于今日宣布推出用于其可編程系統(tǒng)級芯片(PSOCTM)混合信號陣列的PSoC Designer 4.0集成開發(fā)環(huán)境(IDE)。PSoC Designer 4.0是一個完整的圖形成套工具,它通過提供“點擊”系統(tǒng)設(shè)計能力而為用戶利用PSoC的功能和靈活性給予了幫助。PSoC Designer 4.0提供了設(shè)備和應(yīng)用程序編輯器以及一個簡單圖形用戶接口(GUI)下的編譯器、調(diào)試器
- 關(guān)鍵字: 賽普拉斯 SoC ASIC
日月光定購多臺科利登的SoC測試系統(tǒng)Octet
- 來自美國加州弗雷蒙特市的消息--日月光測試有限公司(納斯達(dá)克股票代碼:ASTSF)業(yè)界最大的獨立半導(dǎo)體測試服務(wù)供應(yīng)商定購了22臺科利登的SoC 測試系統(tǒng),包括多臺高性能的Octet,用于計算機(jī)芯片組和圖形器件的高量產(chǎn)生產(chǎn)測試。日月光之所以選用該系統(tǒng)是基于其成熟的成本效益高的系統(tǒng)性能和測試能力,可以滿足下一代器件技術(shù),如高速總線系統(tǒng),不斷增長的對測試系統(tǒng)測試容量和范圍的要求。日月光美國、歐洲兼日本區(qū)總裁Tien Wu說:“科利登的SoC測試系統(tǒng)提供給我們客戶可持續(xù)的產(chǎn)品面市和成本優(yōu)勢。Octet與科利登Qu
- 關(guān)鍵字: 科利登 SoC ASIC
安捷倫科技與北京大學(xué)共同成立SOC測試教育中心和SOC測試工程中心
- 全球領(lǐng)先的跨國高科技公司安捷倫科技(NYSE: A)與北京大學(xué)微電子學(xué)研究院(IMEPKU)今天共同宣布成立北京大學(xué)—安捷倫科技SOC測試教育中心和北京大學(xué)—安捷倫科技SOC測試工程中心。北京大學(xué)—安捷倫科技SOC測試教育中心是華北地區(qū)首家SOC測試教育中心,將加速北京大學(xué)乃至中國半導(dǎo)體測試技術(shù)的研究和發(fā)展。同時,北京大學(xué)—安捷倫科技SOC測試教育和工程中心也將與業(yè)界開展廣泛的合作,致力于推動中國半導(dǎo)體產(chǎn)業(yè)的發(fā)展。這項合作是知名高校與跨國高科技企業(yè)合作的成功典范,對國家“十五”發(fā)展計劃提供進(jìn)一步的有力支持
- 關(guān)鍵字: 安捷倫 SoC ASIC
一種新穎的多媒體SoC芯片—Virgine G2
- 近年來,隨著多媒體信息應(yīng)用日益普及,市場對多媒體芯片的需求逐漸增加,韓國ADChips公司適時推出了一款內(nèi)嵌32位微處理器的多媒體芯片Virgine G2,它集視頻、音頻處理為一身,內(nèi)部包括了一個基于3維圖形算法的2維圖形加速器,還嵌入了一個32通道的8/16位音頻引擎,以及視頻DAC、DRAM控制器、DMA、定時器、雙串口等多種外設(shè),使得外部電路的設(shè)計變得非常簡便。芯片的結(jié)構(gòu)芯片的結(jié)構(gòu)如圖1所示,主要由CPU、2D圖象加速器、音頻引擎及周邊外設(shè)組成。32位微處理器EISC SE3208Virgine G
- 關(guān)鍵字: SOC SoC ASIC
2002年11月13日,Xilinx公司在深圳設(shè)立辦事處
- 2002年11月13日,領(lǐng)先的可編程邏輯器件(PLD)供應(yīng)商賽靈思公司(Xilinx)宣布,在深圳成立新的辦事處,以更好地滿足中國市場對其PLD產(chǎn)品的需求。 由于PLD新興應(yīng)用領(lǐng)域的迅速拓展、中國本土新興企業(yè)的增多、跨國公司研發(fā)機(jī)構(gòu)向中國的轉(zhuǎn)移以及來自傳統(tǒng)客戶的穩(wěn)定營收,中國已經(jīng)成為Xilinx公司最重要的新興市場。“為滿足現(xiàn)有的PLD應(yīng)用以及非傳統(tǒng)PLD應(yīng)用的需要,也為了更好地為我們現(xiàn)有及潛在客戶提供服務(wù),Xilinx公司在深圳市開設(shè)了辦事處。” Xilinx公司總裁兼
- 關(guān)鍵字: Xilinx 半導(dǎo)體 ASIC
2002年11月4日,意法半導(dǎo)體在深圳設(shè)集成電路研究中心
- 意法半導(dǎo)體(STMicroelectronics)日前宣布在深圳設(shè)立特殊應(yīng)用集成電路(ASIC)研究中心。由于意法是全球第三大的半導(dǎo)體公司,在深圳設(shè)立研發(fā)中心對產(chǎn)業(yè)發(fā)展具有深遠(yuǎn)的意義。 意法與深圳賽格高科技投資公司(SHIC)各出資60%與40%成立了深圳賽意法微電子(STS Microelectronics),并和清華大學(xué)三方結(jié)盟設(shè)立ASIC研究中心,將專注于混訊及數(shù)字技術(shù)開發(fā)。意法有幾項針對我國市場的IC產(chǎn)品均將瞄準(zhǔn)通訊、數(shù)字多媒體市場。該中心設(shè)于深圳高科技園區(qū),2003年將搬到深圳大學(xué)園區(qū)
- 關(guān)鍵字: ST ASIC
中國IC/SOC設(shè)計業(yè)的現(xiàn)狀及發(fā)展思路
- 去年底,中國半導(dǎo)體行業(yè)協(xié)會IC(集成電路)設(shè)計分會在杭州舉辦了2001年年會,暨全國SOC(系統(tǒng)芯片)/IP(知識產(chǎn)權(quán))核技術(shù)應(yīng)用與商務(wù)研討會。會上,來自海峽兩岸的專家濟(jì)濟(jì)一堂,對IC設(shè)計業(yè)現(xiàn)狀及未來動向發(fā)表了精彩講演。 IC設(shè)計業(yè)的現(xiàn)狀 中國半導(dǎo)體行業(yè)協(xié)會理事長俞忠鈺先生說,目前中國大陸有一定規(guī)模的設(shè)計單位共200多家, IC設(shè)計從業(yè)人員3000人,營業(yè)額超過10億元,在IC產(chǎn)業(yè)中的銷售比例從1995年的2.4%提高到了2001年的5%。 中國IC設(shè)計業(yè)目前還十分弱小,但有巨大發(fā)
- 關(guān)鍵字: SoC ASIC
SOC設(shè)計過程的質(zhì)量保證
- 進(jìn)入二十一世紀(jì),標(biāo)志著ASIC設(shè)計時代結(jié)束,嶄新的系統(tǒng)芯片(SOC)時代到來。為了適應(yīng)科技發(fā)展和市場競爭的需要,系統(tǒng)設(shè)計者不斷尋求更短的上市時間,更高的性能和更低的成本,所有這些都是推動SOC需求的主要因素。世界SOC市場1998年只有57億美元,而到2003年預(yù)期能達(dá)到265億美元,市場將保持36%的年增長率。作為IC設(shè)計技術(shù)和未來市場的走向,SOC也逐漸受到了國內(nèi)IC行業(yè)的重視。 SOC的出現(xiàn)導(dǎo)致了IC業(yè)的分工,并且向虛擬再集成的商業(yè)模式發(fā)展,本文對這種趨勢作概括的描述。同時,在這種虛擬再集成的商業(yè)
- 關(guān)鍵字: SoC ASIC
asic介紹
ASIC(Application Specific Integrated Circuit)是專用集成電路。
目前,在集成電路界ASIC被認(rèn)為是一種為專門目的而設(shè)計的集成電路。是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計、制造的集成電路。ASIC的特點是面向特定用戶的需求,ASIC在批量生產(chǎn)時與通用集成電路相比具有體積更小、功耗更低、可靠性提高、性能提高、保密性增強(qiáng)、成本降低等優(yōu)點。
ASIC分 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473