首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> codasip

助力RISC-V處理器用于邊緣AI,Codasip提供EDA工具集和IP

Codasip 700系列正式問世,賦能定制計算!

  • 如今,利用新的方法來創(chuàng)造差異化的產(chǎn)品是當今技術創(chuàng)新者們所追求的目標。當半導體擴展規(guī)律已經(jīng)顯示出極限時,我們該如何滿足對更高計算性能的需求?辦法只有一個:為特定需求定制計算。具體來說滿足定制計算需要具備架構優(yōu)化、應用剖析、硬件/軟件協(xié)同優(yōu)化,以及建立在強大設計基礎上的領域專用加速等要素。這些要素加上盡可能簡潔的設計流程以提高效率,并縮短上市時間,同時可以讓客戶掌握自主權并保持靈活性。用于定制計算的下一代RISC-V處理器 - Codasip全新700系列Codasip的全新700系列是一個可配置且可定制的R
  • 關鍵字: Codasip  定制計算  RISC-V  

Codasip發(fā)布適用于定制計算的新一代RISC-V處理器系列產(chǎn)品

  • RISC-V定制計算領域的領導者Codasip?近日宣布:推出一款全新的、高度可配置的RISC-V基準性處理器系列,以實現(xiàn)無限創(chuàng)新。該系列被命名為“700系列”,包括多款應用處理器和嵌入式處理器內(nèi)核。700系列通過引入一個不同的、可滿足更高性能需求的出發(fā)點,來進一步完善了Codasip已廣受歡迎的嵌入式處理器內(nèi)核。Codasip的客戶可以使用Codasip Studio?設計工具來針對其目標應用場景優(yōu)化每一種基準性內(nèi)核。該系列的首款內(nèi)核是A730,這是一款64位的RISC-V應用處理器內(nèi)核,目前已提供給早
  • 關鍵字: Codasip  定制計算  RISC-V處理器  

Codasip攜手西門子共同為定制處理器提供追蹤解決方案

  • RISC-V定制計算領域的領導者Codasip?近日宣布:公司現(xiàn)在可為其定制RISC-V處理器內(nèi)核提供Tessent? Enhanced Trace Encoder增強型追蹤編碼器解決方案,該方案是西門子EDA的Tessent Embedded Analytics嵌入式分析產(chǎn)品線的成員產(chǎn)品。通過這一聯(lián)合解決方案,開發(fā)人員可以有效地追蹤和調試芯片和軟件之間的問題,并能準確了解基于Codasip RISC-V processor?處理器的最復雜定制設計的實時行為。Codasip的RISC-V處理器完全可定制,
  • 關鍵字: Codasip  西門子  定制處理器  追蹤  

Codasip宣布任命Axel Strotbek為新任董事會主席

  • 德國慕尼黑,2023年7月——RISC-V定制計算領域的領導者Codasip日前高興地宣布:已任命Axel Strotbek為其新任董事會主席。該公告是公司長期戰(zhàn)略計劃的一部分,旨在專注于汽車等關鍵客戶細分市場,同時組建一個擁有全球工業(yè)和金融專業(yè)知識的董事會。這一任命也凸顯了公司在歐洲的強大影響力,Codasip的總部位于德國,在捷克和英國設有大型設計中心。Axel Strotbek是一位經(jīng)驗豐富的董事會專業(yè)人士,曾在奧迪公司擔任首席財務官和管理委員會成員長達十年。此前,他曾在德國大眾汽車集團擔任多個部門
  • 關鍵字: Codasip  RISC-V  

Codasip與SmartDV建立伙伴關系以攜手加速芯片設計項目

  • RISC-V定制計算領域的領導者Codasip日前宣布,其已選擇SmartDV Technologies作為其外設設計硅知識產(chǎn)權(IP)的首選提供商。Codasip的客戶現(xiàn)在可以根據(jù)同一授權協(xié)議和合同去購買一系列精選的SmartDV外設IP的授權。這一合作伙伴關系支持使用Codasip RISC-V處理器的芯片設計人員,通過使用已驗證過兼容性和集成便捷性等特性的IP來加速和簡化其設計項目。Codasip的系列RISC-V處理器可以通過使用功能強大的Codasip Studio處理器設計自動化工具進行定制。
  • 關鍵字: Codasip  SmartDV  芯片設計  

Codasip和IAR強強聯(lián)手,共同演示用于RISC-V的雙核鎖步技術

  • 德國紐倫堡,2023年嵌入式世界展會(Embedded World 2023),2023年3月14日——Codasip和IAR共同宣布將強強聯(lián)手為低功耗嵌入式汽車應用提供全新的創(chuàng)新支持,雙方將聯(lián)手為客戶提供屢獲殊榮的Codasip L31內(nèi)核和獲得安全性認證的最新版本IAR Embedded Workbench for RISC-V開發(fā)工具鏈。此次合作可為汽車應用開發(fā)人員提供一條便捷之道,以幫助他們推出基于多功能的Codasip L31內(nèi)核且符合ISO 26262認證標準的嵌入式應用。Codasip的雙內(nèi)
  • 關鍵字: Codasip  IAR  RISC-V  雙核鎖步技術  

Codasip:瞄準RISC-V和處理器設計自動化的新機遇

  • 在過去的2022 年, 半導體全球市場整體形勢良好,我們也許從最近召開的SEMICON Japan 上聽到類似市場下滑的新聞,但這僅限于半導體制造設備市場,對于像處理器和存儲器等細分領域,由于廣泛的下游應用,增長勢頭依然強勁,尤其是在集成電路和消費電子等方面。Codasip 作為RISC-V 處理器IP 和處理器設計自動化的領軍人物,在2022 年得到了長足的發(fā)展。公司規(guī)模相較2021 年增長近一倍,并在英國和希臘等地開設了新的設計中心,在日本、韓國等國家和地區(qū)開拓了新的銷售渠道,并與英特爾等行業(yè)重要參與
  • 關鍵字: 202301  Codasip  RISC-V  設計自動化  

Codasip 宣布成立 Codasip 實驗室,以加速行業(yè)前沿技術的開發(fā)和應用!

  • 德國慕尼黑,2022年12月7日——處理器設計自動化和RISC-V處理器IP的領導者Codasip今日宣布成立Codasip實驗室(Codasip Labs)。作為公司內(nèi)部創(chuàng)新中心,新的Codasip實驗室將支持關鍵應用領域中創(chuàng)新技術的開發(fā)和商業(yè)應用,覆蓋了安全、功能安全(FuSa)和人工智能/機器學習(AI/ML)等方向。該實驗室的使命在于識別和構建相關技術,以擴展定制計算的可能性,并加快具有定制化的、領域專用設計的差異化產(chǎn)品的開發(fā),并縮短其上市時間。Codasip實驗室將由公司創(chuàng)始人兼總裁馬克仁(Ka
  • 關鍵字: Codasip  Codasip 實驗室  IP  RISC-V  

Codasip通過收購Cerberus增強RISC-V處理器設計的安全性

  • 德國慕尼黑市,2022年11月 - 處理器設計自動化和RISC-V處理器硅知識產(chǎn)權(IP)的領導者Codasip日前宣布,其已收購Cerberus Security Labs公司。Cerberus的物聯(lián)網(wǎng)(IoT)安全IP和經(jīng)驗豐富的團隊將支持Codasip的客戶能夠快速為RISC-V處理器設計集成安全解決方案。此項收購未披露具體金額,且收購事項已完成并立即生效。總部位于英國布里斯托爾的Cerberus團隊將作為Codasip員工加入到團隊。Codasip首席執(zhí)行官Ron Black評論道:“安全性是互聯(lián)
  • 關鍵字: Codasip  Cerberus  RISC-V處理器  

Codasip為SiliconArts的光線追蹤GPU提供定制化的RISC-V處理解決方案

  • 德國慕尼黑和韓國首爾,2022年11月——可定制RISC-V處理器知識產(chǎn)權(IP)的領導者Codasip日前宣布,SiliconArts已采用面向特定應用的Codasip 7系列RISC-V處理器,并使用Codasip Studio定制化工具。SiliconArts是為高端圖形處理提供創(chuàng)新解決方案的領導者,通過其極具真實感的光線追蹤圖形渲染技術實現(xiàn)沉浸式體驗。Codasip RISC-V處理器IP與SiliconArts光線追蹤圖形處理器(GPU)相結合,將為下一代要求最苛刻的增強現(xiàn)實應用賦能。Silic
  • 關鍵字: Codasip  SiliconArts  光線追蹤GPU  RISC-V  

Codasip加入Intel Pathfinder for RISC-V設計支持計劃

  • 德國慕尼黑,2022 年 8 月31日 – 處理器設計自動化和可定制RISC-V處理器知識產(chǎn)權(IP)的領導者Codasip日前宣布,將通過 Intelò Pathfinder for RISC-V*計劃專業(yè)版提供其 32 位IP核 L31。通過加入該計劃,Codasip 正在通過使用英特爾的FPGA 使其屢獲殊榮的嵌入式 RISC-V 技術更易于用于原型設計、量產(chǎn)設計或研究目的。在SoC的設計過程中,利用FPGA進行架構探索和了解 IP 的不同配置和組合大有裨益,特別是在 SoC 開發(fā)周期的早期階段。英
  • 關鍵字: Codasip  Intel  Pathfinder for RISC-V  

Codasip為RISC-V處理器系列增加Veridify安全啟動功能

  • 可定制RISC-V處理器知識產(chǎn)權(IP)和處理器設計自動化的領導者Codasip日前宣布,Veridify Security公司的抗量子安全工具現(xiàn)在可以通過安全啟動功能支持Codasip的RISC-V處理器。在固件加載到Codasip處理器上時,Veridify的安全算法就會對其進行驗證,以使RISC-V開發(fā)人員確信嵌入式系統(tǒng)是安全可用的。Veridify的安全啟動功能是基于一種比傳統(tǒng)加密方法運行速度更快的算法;只需要很小的代碼空間和超低功耗,非常適合Codasip的低功耗嵌入式處理器系列。通過使用Ver
  • 關鍵字: Codasip  RISC-V  IP  

Codasip的可定制L31 RISC-V內(nèi)核榮獲Embedded World展會最佳產(chǎn)品大獎

  • 處理器設計自動化領域的領導性企業(yè)Codasip宣布,其可定制L31嵌入式RISC-V處理器榮獲了2022年嵌入式世界大會(Embedded World 2022)處理器和知識產(chǎn)權(IP)類別的展會最佳產(chǎn)品大獎。最佳產(chǎn)品優(yōu)勝者大獎是由《嵌入式計算設計(Embedded Computing Design)》依據(jù)產(chǎn)品的設計卓越性、相對性能和市場影響/顛覆性等標準進行評選并頒發(fā)。 Codasip的L31 RISC-V內(nèi)核榮獲處理器和IP類別的展會最佳產(chǎn)品大獎。圖片來源:《嵌入式計算設計》《嵌入式計算設計
  • 關鍵字: Codasip  L31 RISC-V  

Codasip攜手西門子打造RISC-V領域最完整形式驗證

  • 處理器設計自動化領域的領導性企業(yè)Codasip近日宣布:通過采用西門子集團Siemens EDA的OneSpin IC驗證工具,擴大了其形式驗證解決方案的可用工具范圍,以進行全面和徹底的處理器測試。Codasip不斷在處理器驗證方面投入巨資,以再接再厲為業(yè)界提供最高質量的RISC-V處理器半導體知識產(chǎn)權(IP)。Siemens EDA的OneSpin工具提供了一個先進且無比強大的驗證平臺,用以解決關鍵的芯片完整性問題。OneSpin是極為先進的形式驗證工具,適用于汽車和其他高完整性處理器應用,能以最少的設
  • 關鍵字: Codasip  西門子EDA  RISC-V  形式驗證  
共16條 1/2 1 2 »

codasip介紹

您好,目前還沒有人創(chuàng)建詞條codasip!
歡迎您創(chuàng)建該詞條,闡述對codasip的理解,并與今后在此搜索codasip的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473