新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > Codasip攜手西門子打造RISC-V領(lǐng)域最完整形式驗證

Codasip攜手西門子打造RISC-V領(lǐng)域最完整形式驗證

—— 更高質(zhì)量的驗證將推動RISC-V IP的采用和構(gòu)建發(fā)展動力
作者: 時間:2022-05-07 來源:電子產(chǎn)品世界 收藏

處理器設(shè)計自動化領(lǐng)域的領(lǐng)導(dǎo)性企業(yè)近日宣布:通過采用西門子集團(tuán)Siemens EDA的OneSpin IC驗證工具,擴(kuò)大了其解決方案的可用工具范圍,以進(jìn)行全面和徹底的處理器測試。不斷在處理器驗證方面投入巨資,以再接再厲為業(yè)界提供最高質(zhì)量的處理器半導(dǎo)體知識產(chǎn)權(quán)(IP)。

本文引用地址:http://m.butianyuan.cn/article/202205/433850.htm

Siemens EDA的OneSpin工具提供了一個先進(jìn)且無比強(qiáng)大的驗證平臺,用以解決關(guān)鍵的芯片完整性問題。OneSpin是極為先進(jìn)的工具,適用于汽車和其他高完整性處理器應(yīng)用,能以最少的設(shè)置和運行時間來驗證設(shè)計實現(xiàn)。

得益于其高質(zhì)量的處理器,在競爭對手中脫穎而出。目前,已經(jīng)有20億顆Codasip處理器IP內(nèi)核投入使用,其中大部分是面向一流客戶,因此Codasip必須繼續(xù)始終如一地提供最高質(zhì)量的處理器IP。

Siemens EDA芯片設(shè)計驗證部門戰(zhàn)略總監(jiān)Neil Hand表示:“我們很高興與Codasip合作,幫助確保其處理器IP的高質(zhì)量,并為我們共同的客戶建立優(yōu)化的解決方案。我們的OneSpin工具擁有世界一流的技術(shù),包括OneSpin RISC-V驗證解決方案,當(dāng)它們與Codasip創(chuàng)新的RISC-V IP相結(jié)合,形成了幫助芯片設(shè)計人員快速將高質(zhì)量產(chǎn)品推向市場的關(guān)鍵力量?!?/p>

Codasip的首席營銷官Rupert Baines評論道:“坦率地說,一些RISC-V IP在驗證方面的糟糕情況令人震驚。開發(fā)人員對RISC-V IP質(zhì)量的擔(dān)憂合乎情理,這阻礙了它的采用。更高質(zhì)量和經(jīng)過形式驗證的RISC-V IP將幫助它跨越鴻溝,并大規(guī)模地提高其采用率。”

Codasip的驗證總監(jiān)Philippe Luc補(bǔ)充說:“我們?yōu)樽约簢?yán)格的驗證方法以及強(qiáng)大的內(nèi)部驗證團(tuán)隊感到非常自豪。我們擁有極其徹底的內(nèi)部測試方法,并結(jié)合了一流的第三方工具。作為其中的一部分,我們很高興使用Siemens EDA的OneSpin技術(shù),這是Codasip的重要合作伙伴,我們期待建立更緊密的和富有成效的合作關(guān)系?!?/p>

Codasip使用Siemens EDA(前身為Mentor Graphics)作為其主要的EDA工具流。

Codasip于5月4日在圣克拉拉舉行的Siemens EDA User2User2022會議上介紹了其使用OneSpin工具的經(jīng)驗,并將在5月12日于慕尼黑舉行的Siemens EDA User2User2022會議上再次介紹其使用經(jīng)驗。



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉