首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

基于FPGA的JPEG2000數(shù)據(jù)壓縮實(shí)現(xiàn)

  • 摘要:高性能的數(shù)據(jù)壓縮可以有效的減少數(shù)據(jù)對(duì)存儲(chǔ)空間和通信帶寬的要求,降低通信成本。為解決圖像數(shù)據(jù)的高壓縮性能問(wèn)題,本文提出了基于JPEG2000標(biāo)準(zhǔn)的數(shù)據(jù)壓縮系統(tǒng)的FPGA實(shí)現(xiàn)方案。相對(duì)于軟件算法實(shí)現(xiàn)和其他硬件方法,采用FPGA硬件實(shí)現(xiàn)可降低系統(tǒng)復(fù)雜度提高性能。最終設(shè)計(jì)的IP核具有資源占用少,性能良好和便于擴(kuò)展等優(yōu)點(diǎn),能夠滿足通信傳輸和照相設(shè)備等應(yīng)用需求。 關(guān)鍵詞:JPEG2000;數(shù)據(jù)壓縮;FPGA;DWT 近年來(lái)通信領(lǐng)域中信息的傳輸總量急速擴(kuò)大。由于存儲(chǔ)空間有限、通信帶寬等因素的限制,數(shù)據(jù)通常需要
  • 關(guān)鍵字: FPGA  JPEG2000  

基于FPGA的射頻卡實(shí)時(shí)消費(fèi)記錄系統(tǒng)設(shè)計(jì)

  • 摘要:基于使用戶刷卡消費(fèi)的數(shù)據(jù)可進(jìn)行采集存儲(chǔ)的目的,采用了在FPGA平臺(tái)上設(shè)計(jì)一種射頻卡實(shí)時(shí)消費(fèi)記錄系統(tǒng)的方法。該系統(tǒng)采用了FATFS文件系統(tǒng),可將用戶數(shù)據(jù)及時(shí)保存到SD卡之中。通過(guò)對(duì)軟硬件模塊和上位機(jī)的設(shè)計(jì),采用FPGA為開發(fā)平臺(tái),對(duì)用戶刷卡消費(fèi)的記錄寫入到SD卡中。利用SD卡的移動(dòng)性,可方便地實(shí)現(xiàn)與計(jì)算機(jī)的數(shù)據(jù)交換,達(dá)到數(shù)據(jù)分析的目的。此法便于客戶對(duì)消費(fèi)記錄的核對(duì),具有實(shí)際商業(yè)價(jià)值。 關(guān)鍵詞:FPGA;NIOS II;FM1702SL;SD;文件系統(tǒng) 文中主要討論射頻卡實(shí)時(shí)消費(fèi)記錄系統(tǒng)的硬件和軟件
  • 關(guān)鍵字: FPGA  SOPC  

基于FPGA和STM32的CAN總線運(yùn)動(dòng)控制器設(shè)計(jì)

  • 摘要:運(yùn)用低功耗COrtex—M3微控制器STM32F103VBT6和FPGA芯片設(shè)計(jì)一種基于CAN總線的運(yùn)動(dòng)控制器。介紹系統(tǒng)的體系結(jié)構(gòu)、主要硬件設(shè)計(jì)和軟件結(jié)構(gòu)。利用FPGA高速處理能力實(shí)現(xiàn)控制算法,與外界通信采用STM32和CAN總線技術(shù),系統(tǒng)穩(wěn)定可靠,另外,將設(shè)計(jì)好的FPGA程序或是C程序進(jìn)行封裝,系統(tǒng)的可移植性強(qiáng)。 關(guān)鍵詞:STM32;FPGA;CAN總線;運(yùn)動(dòng)控制 如今,運(yùn)動(dòng)控制正朝著高速度、高精度、開放式的方向發(fā)展,從而對(duì)執(zhí)行部件提出了更高的要求。過(guò)去的運(yùn)動(dòng)控制器主要是基于單片機(jī)
  • 關(guān)鍵字: STM32  FPGA  

京微雅格“光暖郵芯”系列活動(dòng)之帶你走近FPGA

  •   3月21日,由FPGA與可編程SoC的革新者京微雅格(北京)科技有限公司與北京郵電大學(xué)信息光子學(xué)與光通信研究院研究生會(huì)共同舉辦的2013年企業(yè)進(jìn)校園活動(dòng)之北京郵電大學(xué)站圓滿落幕?! ”敬尉┪⒀鸥襁M(jìn)校園活動(dòng)預(yù)先一個(gè)星期在北郵人論壇,北郵官方微信平臺(tái)以及各種社交網(wǎng)絡(luò)上進(jìn)行了廣泛的宣傳與推廣,在同學(xué)們之間反響強(qiáng)烈。活動(dòng)選在北京郵電大學(xué)最繁忙的主干道上兩側(cè)進(jìn)行,京微雅格派出了2位高級(jí)硬件和軟件設(shè)計(jì)師為同學(xué)演示了基于京微雅格FPGA芯片研發(fā)的智能機(jī)器人解決方案,該智能機(jī)器人方案通過(guò)單顆FPGA芯片進(jìn)行控制,能夠
  • 關(guān)鍵字: 京微雅格  FPGA  SoC  北郵  

京微雅格攜眾方案亮相2014年慕尼黑上海電子展獲熱捧

  •   3月18—20日,京微雅格(北京)科技有限公司參加了在上海舉辦的慕尼黑電子展(electronica?Shanghai)?,現(xiàn)場(chǎng)向觀眾展示了眾多基于CME-M系列芯片的系統(tǒng)應(yīng)用解決方案,包括智能機(jī)器人、地鐵信息導(dǎo)航系統(tǒng)、高速公路信息系統(tǒng)、食品安全監(jiān)測(cè)系統(tǒng)以及面向醫(yī)療電子領(lǐng)域的超聲鍵盤控制方案和呼吸機(jī)顯示系統(tǒng)等方案,獲得現(xiàn)場(chǎng)觀眾的極大關(guān)注和廣泛好評(píng)?! D示一:京微雅格展臺(tái)前,工程師給現(xiàn)場(chǎng)觀眾進(jìn)行demo講解  京微雅格此次展示的智能機(jī)器人方案絕對(duì)是展臺(tái)上的明星。精細(xì)的運(yùn)動(dòng)控制、簡(jiǎn)便
  • 關(guān)鍵字: 京微雅格  CME-M  FPGA  M7  

基于FPGA的跳頻系統(tǒng)設(shè)計(jì)

  • 摘要:同步技術(shù)是跳頻系統(tǒng)的核心。本文針對(duì)FPGA的跳頻系統(tǒng),設(shè)計(jì)了一種基于獨(dú)立信道法,同步字頭法和精準(zhǔn)時(shí)鐘相結(jié)合的快速同步方法,同時(shí)設(shè)計(jì)了基于雙圖案的改進(jìn)型獨(dú)立信道法,同步算法協(xié)議,協(xié)議幀格式等。該設(shè)計(jì)使用VHDL硬件語(yǔ)言實(shí)現(xiàn),采用Altera公司的EP3C16 E144C8作為核心芯片,并在此硬件平臺(tái)上進(jìn)行了功能驗(yàn)證。實(shí)際測(cè)試表明,該快速同步算法建立時(shí)間短、同步穩(wěn)定可靠。 關(guān)鍵詞:跳頻;快速同步;FPGA;獨(dú)立信道法;同步頭法 跳頻通信技術(shù)具有抗干擾、抗截獲和高頻譜利用率,應(yīng)用廣泛。同步是跳頻系統(tǒng)的
  • 關(guān)鍵字: FPGA  EP3C16   

Xradio:別出心裁的系統(tǒng)教學(xué)用純FPGA無(wú)線電

  •   我們幾乎完全用FPGA來(lái)構(gòu)建XRadio平臺(tái),省略了放大器或分立濾波器等傳統(tǒng)模擬組件的使用(如圖1所示)。首先,我們將用電線連接成的簡(jiǎn)單耦合電路鏈接至FPGA的I/O引腳,創(chuàng)建出基本天線。該天線用于發(fā)射RF信號(hào)到FPGA,F(xiàn)PGA通過(guò)數(shù)字下變頻和頻率解調(diào)實(shí)現(xiàn)FM接收器的信號(hào)處理。
  • 關(guān)鍵字: Xradio  無(wú)線電  FPGA  

基于FPGA的數(shù)字濾波器設(shè)計(jì)

  •   利用VHDL語(yǔ)言設(shè)計(jì)數(shù)字濾波器,主要在于如何實(shí)現(xiàn)乘法。乘法常用的實(shí)現(xiàn)方法有位串行乘法、分布式算法和并行乘法等。位串行乘法能節(jié)省大量硬件資源,但運(yùn)算周期過(guò)長(zhǎng),對(duì)于數(shù)字濾波器這種高速率要求不宜采取。分布式算法是現(xiàn)在比較流行的一種乘法實(shí)現(xiàn)方式,所用硬件資源較少,運(yùn)算速率也較快,但這只是針對(duì)小位寬乘法來(lái)說(shuō)。對(duì)于數(shù)字濾波器的較大位寬的乘法,不宜采取。并行乘法,算法實(shí)現(xiàn)簡(jiǎn)單直觀,對(duì)于現(xiàn)在資源豐富的FPGA,很好實(shí)現(xiàn)
  • 關(guān)鍵字: 濾波器  數(shù)字  FPGA  VHDL  

用Zynq SoC實(shí)現(xiàn)高效比特幣礦機(jī)系統(tǒng)

  •   要設(shè)計(jì)出一個(gè)由可行的比特幣節(jié)點(diǎn)和高效靈活的礦機(jī)等組成的完整挖礦系統(tǒng),我們需要某種功能強(qiáng)大的FPGA芯片,來(lái)同時(shí)滿足靈活性和性能要求。除FPGA外,我們還需要使用處理引擎來(lái)提高效率。在這個(gè)完整的片上系統(tǒng)(SoC)上,我們需要經(jīng)優(yōu)化的內(nèi)核來(lái)運(yùn)行包括網(wǎng)絡(luò)維護(hù)和交易處理在內(nèi)的所有要求的比特幣任務(wù)。能滿足所有這些條件的硬件就是位于ZedBoard開發(fā)板上的Zynq-7020 SoC
  • 關(guān)鍵字: SoC  FPGA  SHA-256  

用Zynq SoC設(shè)計(jì)低時(shí)延H.264系統(tǒng)

  •   小型快速的流式視頻系統(tǒng)結(jié)合采用微型H.264核和賽靈思Zynq SoCASSP架構(gòu)不靈活,而基于FPGA微處理器組合的系統(tǒng)雖然尺寸大但較為靈活,一直以來(lái)設(shè)計(jì)人員為創(chuàng)建PCB占位面積小的基于IP的流式視頻系統(tǒng),除了在這兩者之間反復(fù)權(quán)衡外別無(wú)他選。將軟核微處理器集成到FPGA,就無(wú)需單獨(dú)的處理器和DRAM,但最終系統(tǒng)的性能可能無(wú)法與以外部ARM處理器為核心且可能還包括USB、以太網(wǎng)及
  • 關(guān)鍵字: H.264  SOC  FPGA  ASSP  

基于視覺(jué)的駕駛員輔助嵌入式系統(tǒng)(上)

  •   本文簡(jiǎn)要描述了基于攝像頭的主動(dòng)安全系統(tǒng)的應(yīng)用、引入它的動(dòng)機(jī)及好處。此外,本文還介紹了視覺(jué)處理的未來(lái)解決方案與技術(shù)進(jìn)步,可確保在功率有限的情況下實(shí)現(xiàn)最大性能。適用于前照燈控制、車道保持、交通標(biāo)志識(shí)別及防碰撞功能的多功能前置攝像頭解決方案,目前使用分辨率高達(dá)120萬(wàn)像素、每秒30幀的CMOS成像儀。隨著新一代傳感器的推出,分辨率將進(jìn)一步提高。要在惡劣的天氣和照明條件下可靠地檢測(cè)物體,需要復(fù)雜的算法。車道保持、自動(dòng)緊急剎車或交通擁堵輔助等半自動(dòng)駕駛員輔助功能需要帶有算法冗余的ASIL D安全級(jí)別,但所有這些
  • 關(guān)鍵字: 嵌入式  CMOS  FPGA  MAC  

英特爾攜阿爾特拉 力抗臺(tái)積賽靈思

  • 其實(shí)intel和Altera的密切合作已經(jīng)有好長(zhǎng)一段時(shí)間了,這是一個(gè)FPGA廠商和代工廠商向另一個(gè)FPGA和代工的叫板。二者的競(jìng)爭(zhēng)誰(shuí)能笑到最后呢?
  • 關(guān)鍵字: Altera  FPGA  

基于FPGA的電視測(cè)角儀檢測(cè)技術(shù)方案

  • 摘要:通過(guò)分析電視測(cè)角儀的性能測(cè)試需求,結(jié)合視頻圖像圖像處理技術(shù),提出了以EP2C35為核心的視頻檢測(cè)系統(tǒng)設(shè)計(jì)方案,通過(guò)對(duì)CCD采集到的模擬環(huán)境的視頻圖像信號(hào)進(jìn)行數(shù)字化處理,結(jié)合電視測(cè)角儀參數(shù)檢測(cè)原理,對(duì)測(cè)角儀基本性能指標(biāo)進(jìn)行檢測(cè),整個(gè)系統(tǒng)以視頻圖像采集系統(tǒng)為基礎(chǔ),以視頻圖像處理為核心,為電視測(cè)角儀的檢測(cè)研究提供了一種新的思路。 關(guān)鍵詞:電視測(cè)角儀;參數(shù)檢測(cè);視頻圖像處理;EP2C35芯片 電視測(cè)角儀是某型裝備的地面制導(dǎo)設(shè)備,它集光、機(jī)、電于一體,屬于技術(shù)密集的光電儀器。在該裝備系統(tǒng)運(yùn)行過(guò)程中它的作用
  • 關(guān)鍵字: FPGA  EP2C35  

Altera SoC FPGA架構(gòu)解析

  • SoC FPGA器件在一個(gè)器件中同時(shí)集成了處理器和FPGA體系結(jié)構(gòu)。將兩種技術(shù)合并起來(lái)具有很多優(yōu)點(diǎn),包括更高的集成度、更低的功耗、更小的電路板面積,以及處理器和FPGA之間帶寬更大的通信等等。這一同類最佳的器件發(fā)揮了處理器與FPGA系統(tǒng)融合的優(yōu)勢(shì),同時(shí)還保留了獨(dú)立處理器和FPGA方法的優(yōu)點(diǎn)。 目前,市場(chǎng)上主要有三種SoC FPGA,它們的處理器都是完全專用的“硬核”處理器子系統(tǒng),而不是FPGA架構(gòu)中的軟核知識(shí)產(chǎn)權(quán)(IP)。所有這三種器件都采用了全功能ARM處理器,具有完整的存儲(chǔ)器
  • 關(guān)鍵字: Altera  FPGA  

基于FPGA的Gzip解壓縮硬件設(shè)計(jì)

  •   Gzip壓縮后的文件主要由3個(gè)部分組成,分別是文件頭、壓縮數(shù)據(jù)部分、文件尾,如圖1所示。其中,文件頭包括:固定值,用于Gzip文件格式鑒別;壓縮方法,記錄壓縮時(shí)采用的壓縮方法;壓縮標(biāo)志,記錄操作系統(tǒng)等信息;文件名,記錄壓縮時(shí)文件的名稱;CRC16,記錄文件頭CRC16校驗(yàn)的值,等
  • 關(guān)鍵字: FPGA  Gzip  CRC32  PC  
共6991條 172/467 |‹ « 170 171 172 173 174 175 176 177 178 179 » ›|

cpld/fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473