首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

自動斷電的CPLD

  • 今天,大多數(shù)的CPLD(復(fù)雜可編程邏輯器件)都采用可減少功耗的工作模式,但當(dāng)系統(tǒng)未使用時(shí),應(yīng)完全切斷電源以保存電池能量,從而實(shí)現(xiàn)很多設(shè)計(jì)者的終極節(jié)能目標(biāo)。圖1描述了如何在一片CPLD 上增加幾只分立元件,實(shí)現(xiàn)一個
  • 關(guān)鍵字: CPLD  自動斷電    

ACEX 1K系列CPLD配置方法

  • 1 引言ACEX 1K 系列器件是Altera 公司近期推出的新型CPLD 產(chǎn)品。該器件基于SRAM,結(jié)合查找表(LUT)和嵌入式陣列塊(EAB)提供了高密度結(jié)構(gòu),可提供10 000 到100 000 可用門,每個嵌入式陣列塊增加到16 位寬可實(shí)現(xiàn)雙端口
  • 關(guān)鍵字: ACEX  CPLD  配置方法    

基于IP核的FPGA 設(shè)計(jì)方法

  • 幾年前設(shè)計(jì)專用集成電路(ASIC) 還是少數(shù)集成電路設(shè)計(jì)工程師的事, 隨著硅的集成度不斷提高,百萬門的ASIC 已不難實(shí)現(xiàn), 系統(tǒng)制造公司的設(shè)計(jì)人員正越來越多地采用ASIC 技術(shù)集成系統(tǒng)級功能(System L evel In tegrete - SL
  • 關(guān)鍵字: FPGA  IP核  設(shè)計(jì)方法    

HDTV接收機(jī)中Viterbi譯碼器的FPGA實(shí)現(xiàn)

  • 高清晰度數(shù)字電視HDTV技術(shù)是當(dāng)今世界上最先進(jìn)的圖像壓縮編碼技術(shù)和數(shù)字通信技術(shù)的結(jié)合。它代表一個國家的科...
  • 關(guān)鍵字: HDTV  FPGA  譯碼器  

Altera率先在28nm FPGA上測試復(fù)數(shù)高性能浮點(diǎn)DSP設(shè)計(jì)

  •   Altera公司30日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理(DSP)設(shè)計(jì)。獨(dú)立技術(shù)分析公司Berkeley設(shè)計(jì)技術(shù)有限公司(BDTI)驗(yàn)證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發(fā)套件上簡單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計(jì)流程,同時(shí)驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。   Altera的浮點(diǎn)DSP設(shè)計(jì)流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計(jì)更改,其工作環(huán)境包括來自MathWorks
  • 關(guān)鍵字: Altera  FPGA  DSP  

基于FPGA的短幀Turbo譯碼器的實(shí)現(xiàn)

  • 基于FPGA的短幀Turbo譯碼器的實(shí)現(xiàn),Turbo碼雖然具有優(yōu)異的譯碼性能,但是由于其譯碼復(fù)雜度高,譯碼延時(shí)大等問題,嚴(yán)重制約了Turbo碼在高速通信系統(tǒng)中的應(yīng)用。因此,如何設(shè)計(jì)一個簡單有效的譯碼器是目前Turbo碼實(shí)用化研究的重點(diǎn)。本文主要介紹了短幀Tur
  • 關(guān)鍵字: 實(shí)現(xiàn)  Turbo  FPGA  基于  

基于CPLD的DSP人機(jī)接口模塊的設(shè)計(jì)

  • 基于CPLD的DSP人機(jī)接口模塊的設(shè)計(jì),CPLD(Complex programmable Logic Device,復(fù)雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎(chǔ)上發(fā)展而來的,具有多種工作方式和高集成、高速、高可靠性等明顯的特點(diǎn)。在超高速領(lǐng)域和實(shí)時(shí)測控方面有非常廣泛的應(yīng)用,日前的C
  • 關(guān)鍵字: 模塊  設(shè)計(jì)  接口  人機(jī)  CPLD  DSP  基于  

DSP+FPGA結(jié)構(gòu)在雷達(dá)模擬系統(tǒng)中的應(yīng)用

  • 1 引言隨著信息技術(shù)革命的深入和計(jì)算機(jī)技術(shù)的飛速發(fā)展,低速、低可靠性的單片機(jī)以及小規(guī)模的集成電路已經(jīng)越來越不能滿足需要,正逐漸被DSP與可編程邏輯器件(如FPGA、CPLD)所取代。一方面,數(shù)字信號處理技術(shù)逐漸地發(fā)展
  • 關(guān)鍵字: FPGA  DSP  雷達(dá)模擬  系統(tǒng)    

超低功耗CPLD在電子消費(fèi)產(chǎn)品中的應(yīng)用

  • 當(dāng)今可編程器件正朝著高密度、低功耗、高速的方向發(fā)展。今年,萊迪思半導(dǎo)體公司推出一種型號為ispMACH4000Z的CPLD器件系列,功耗極低,為便攜式半導(dǎo)體消費(fèi)品市場及其它對功耗有較高要求的電子產(chǎn)品市場提供了新的可編
  • 關(guān)鍵字: CPLD  超低功耗  電子  消費(fèi)產(chǎn)品    

利用平臺FPGA器件進(jìn)行多媒體、視頻和圖像應(yīng)用設(shè)計(jì)

  • 當(dāng)今生活的時(shí)代,多媒體通信的出現(xiàn)和流行是大勢所趨。隨著數(shù)字電視(DTV)、IP視頻傳輸、數(shù)字相機(jī)、無線視頻、醫(yī)療圖像和視頻監(jiān)控等應(yīng)用的興起,目前提供音頻和數(shù)據(jù)服務(wù)的許多系統(tǒng)都會隨實(shí)時(shí)視頻技術(shù)的應(yīng)用而有不同程度
  • 關(guān)鍵字: FPGA  器件  多媒體  視頻    

面向FPGA的EDA工具突破復(fù)雜性屏障

  • FPGA器件不僅提供可與許多ASIC器件媲美的運(yùn)行速度和門電路容量,而且促進(jìn)了EDA工具在該市場中的發(fā)展。要點(diǎn)FPGA 提供單片系統(tǒng)設(shè)計(jì)需要的功能。多數(shù) FPGA 廠商提供自己的開發(fā)支持軟件。靈活地以多個廠商的器件為目標(biāo)的
  • 關(guān)鍵字: FPGA  EDA    

Altera公開下一代20nm產(chǎn)品創(chuàng)新技術(shù)細(xì)節(jié)

  • 不久前,Altera公司公開了在其下一代20nm產(chǎn)品中規(guī)劃的幾項(xiàng)關(guān)鍵創(chuàng)新技術(shù),通過在20 nm的體系結(jié)構(gòu)、軟件和工藝的創(chuàng)新,支持更強(qiáng)大的混合系統(tǒng)架構(gòu)的開發(fā)。日前,Altera公司資深副總裁首席技術(shù)官M(fèi)isha Burich博士專程來到北京,詳細(xì)介紹了創(chuàng)新技術(shù)的細(xì)節(jié)。
  • 關(guān)鍵字: Altera  20nm  FPGA  201210  

基于FPGA的雙圖像傳感器設(shè)計(jì)方案

  • 摘要:本文介紹了在Lattice FPGA平臺上實(shí)現(xiàn)的雙圖像傳感器設(shè)計(jì)方案。該方案通過處理兩個圖像傳感器的數(shù)據(jù)來對改善最終的圖像數(shù)據(jù)。
  • 關(guān)鍵字: Lattice  FPGA  圖像傳感器  201210  

FPGA平臺上的遠(yuǎn)程靜態(tài)應(yīng)變測量系統(tǒng)設(shè)計(jì)

  • 摘要:設(shè)計(jì)了一種基于FPGA和ARM架構(gòu)的多通道遠(yuǎn)程靜態(tài)應(yīng)變測量系統(tǒng)。采用FPGA控制多通道模數(shù)轉(zhuǎn)換模塊實(shí)現(xiàn)多路應(yīng)變信號的采集和數(shù)據(jù)處理,利用ARM和網(wǎng)絡(luò)模塊實(shí)現(xiàn)FPGA的控制及其與遠(yuǎn)程終端之間的以太網(wǎng)通信。系統(tǒng)可通過遠(yuǎn)程終端控制現(xiàn)場測量節(jié)點(diǎn)的參數(shù)設(shè)置和32路應(yīng)變信號的采集、處理和存儲。
  • 關(guān)鍵字: FPGA  測量系統(tǒng)  以太網(wǎng)  201210  

Altera在28-nm FPGA上測試復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理設(shè)計(jì)

  • Altera公司 (NASDAQ: ALTR)日前宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理(DSP)設(shè)計(jì)。獨(dú)立技術(shù)分析公司Berkeley設(shè)計(jì)技術(shù)有限公司(BDTI)驗(yàn)證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發(fā)套件上簡單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計(jì)流程,同時(shí)驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。
  • 關(guān)鍵字: Altera  FPGA  DSP  
共6991條 211/467 |‹ « 209 210 211 212 213 214 215 216 217 218 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473