EEPW首頁(yè) >>
主題列表 >>
cpld/fpga
cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
深層解析FPGA
- 概覽高端設(shè)計(jì)工具很少有甚至是沒(méi)有硬件設(shè)計(jì)技術(shù)的工程師和科學(xué)家提供現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)。無(wú)論你使用圖形化設(shè)計(jì)程序,ANSI C語(yǔ)言還是VHDL語(yǔ)言,如此復(fù)雜的合成工藝會(huì)不禁讓人去想FPGA真實(shí)的運(yùn)作情況。在這個(gè)芯
- 關(guān)鍵字: FPGA
基于CPLD的串并轉(zhuǎn)換和高速USB通信設(shè)計(jì)
- 濾波和抗干擾是任何智能儀器系統(tǒng)都必須考慮的問(wèn)題。在傳統(tǒng)的應(yīng)用系統(tǒng)中,濾波部分往往要占用較多的軟件資源和硬件資源。復(fù)雜可編程邏輯器件(CPLD)的出現(xiàn),為解決這一問(wèn)題開(kāi)辟了新的途徑,采用CPLD實(shí)現(xiàn)濾波是一種高效
- 關(guān)鍵字: CPLD USB 串并轉(zhuǎn)換 通信設(shè)計(jì)
Altera為功能安全包縮短設(shè)計(jì)時(shí)間 降低認(rèn)證風(fēng)險(xiǎn)
- Altera公司 (Nasdaq: ALTR)日前宣布,為汽車(chē)、工業(yè)、醫(yī)療和國(guó)防應(yīng)用提供更新后的功能安全包。Altera的2012功能安全包支持更多的器件,并且增強(qiáng)了軟件支持,客戶采用Cyclone? IV FPGA開(kāi)發(fā)安全關(guān)鍵設(shè)計(jì)時(shí),降低了認(rèn)證風(fēng)險(xiǎn),并且符合最新的安全規(guī)范。更新后的功能安全包加速客戶的認(rèn)證過(guò)程,支持開(kāi)發(fā)人員大幅度縮短其開(kāi)發(fā)時(shí)間。
- 關(guān)鍵字: Altera FPGA
Altera宣布業(yè)界首款支持FPGA的OpenCL工具
- Altera公司(Nasdaq: ALTR) 日前宣布,提供FPGA業(yè)界的第一款用于OpenCL? 的軟件開(kāi)發(fā)套件(SDK) (開(kāi)放計(jì)算語(yǔ)言) 的軟件開(kāi)發(fā)套件,它結(jié)合了FPGA強(qiáng)大的并行體系結(jié)構(gòu)以及OpenCL并行編程模型。利用這一SDK,熟悉C語(yǔ)言的系統(tǒng)開(kāi)發(fā)人員和編程人員能夠迅速方便的在高級(jí)語(yǔ)言環(huán)境中開(kāi)發(fā)高性能、高功效、基于FPGA的應(yīng)用。
- 關(guān)鍵字: Altera FPGA OpenCL
FPGA構(gòu)成3/3相雙繞組感應(yīng)發(fā)電機(jī)勵(lì)磁控制系統(tǒng)
- FPGA構(gòu)成3/3相雙繞組感應(yīng)發(fā)電機(jī)勵(lì)磁控制系統(tǒng) 1系統(tǒng)簡(jiǎn)介3/3相雙繞組感應(yīng)發(fā)電機(jī)帶有兩個(gè)繞組:勵(lì)磁補(bǔ)償繞組和功率繞組,如圖1所示。勵(lì)磁補(bǔ)償繞組上接一個(gè)電力電子變換裝置,用來(lái)提供感應(yīng)發(fā)電機(jī)需要的無(wú)功功率,使功率繞
- 關(guān)鍵字: FPGA 雙繞組 感應(yīng)發(fā)電機(jī) 勵(lì)磁控制
免費(fèi)的 I/O:改進(jìn) FPGA 時(shí)鐘分配控制(圖)
- 同步數(shù)字系統(tǒng)中的時(shí)鐘信號(hào)(如遠(yuǎn)程通信中使用的)為系統(tǒng)中的數(shù)據(jù)傳送定義了時(shí)間基準(zhǔn)。一個(gè)時(shí)鐘分配網(wǎng)絡(luò)由多個(gè)時(shí)鐘信號(hào)組成,由一個(gè)點(diǎn)將所有信號(hào)分配給需要時(shí)鐘信號(hào)的所有組件。因?yàn)闀r(shí)鐘信號(hào)執(zhí)行關(guān)鍵的系統(tǒng)功能,很顯然應(yīng)給予更多的關(guān)注,不僅在時(shí)鐘的特性(即偏移和抖動(dòng))方面,還有那些組成時(shí)鐘分配網(wǎng)絡(luò)的組件。 FPGA開(kāi)發(fā)團(tuán)隊(duì)不斷面臨過(guò)于繁瑣、復(fù)雜的時(shí)鐘網(wǎng)絡(luò)的挑戰(zhàn)。各種因素,包括不斷增加的I/O需求、降低成本的要求和減少印刷電路板設(shè)計(jì)更改的需要,迫使設(shè)計(jì)人員重新審視時(shí)鐘網(wǎng)絡(luò)。本文將探討FPGA時(shí)鐘分配控制方面的挑戰(zhàn)
- 關(guān)鍵字: FPGA 時(shí)鐘
基于FPGA的時(shí)鐘頻率同步設(shè)計(jì)與應(yīng)用
- 網(wǎng)絡(luò)化運(yùn)動(dòng)控制是未來(lái)運(yùn)動(dòng)控制的發(fā)展趨勢(shì),隨著高速加工技術(shù)的發(fā)展,對(duì)網(wǎng)絡(luò)節(jié)點(diǎn)間的時(shí)間同步精度提出了更高的要求。如造紙機(jī)械,運(yùn)行速度為1 500~1 800m/min,同步運(yùn)行的電機(jī)之間1μs的時(shí)間同步誤差將造成30 μm的運(yùn)動(dòng)誤差。高速加工中心中加工速度為120 m/min時(shí),伺服電機(jī)之間1μs的時(shí)間同步誤差,將造成2 μm的加工誤差,影響了加工精度的提高。 分布式網(wǎng)絡(luò)中節(jié)點(diǎn)的時(shí)鐘通常是采用晶振+計(jì)數(shù)器的方式來(lái)實(shí)現(xiàn),由于晶振本身的精度以及穩(wěn)定性問(wèn)題,造成了時(shí)間運(yùn)行的誤差。時(shí)
- 關(guān)鍵字: FPGA 時(shí)鐘頻率
cpld/fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473