cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
Xilinx強(qiáng)化低成本FPGA安全性能
- 2008年1月15日,中國北京 -全球領(lǐng)先的可編程解決方案供應(yīng)商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))宣布通過與數(shù)據(jù)加密IP專業(yè)廠商Helion Technology合作,進(jìn)一步增強(qiáng)賽靈思低成本Spartan™-3 FPGA的安全功能。新推出的Helion IP內(nèi)核c充分發(fā)揮了賽靈思創(chuàng)新的DeviceDNA設(shè)計(jì)安全解決方案,進(jìn)一步加強(qiáng)了防范逆向工程、克隆以及非授權(quán)重構(gòu)等行為的能力
- 關(guān)鍵字: Xilinx FPGA 安全 模擬技術(shù) 電源技術(shù) 模擬IC 電源
Xilinx新小封裝FPGA降低50%成本
- 2008年1月15日,中國北京-全球領(lǐng)先的可編程邏輯器件(PLD)供應(yīng)商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))宣布推出其最新的90nm低成本Spartan™-3A FPGA器件。針對數(shù)字顯示、機(jī)頂盒以及無線路由器等應(yīng)用而優(yōu)化的這些小封裝器件滿足了業(yè)界對更小器件封裝尺寸的需求,為成本極為敏感的消費(fèi)電子設(shè)計(jì)提供將更好的支持。 Spartan-3系列平臺:低成本消費(fèi)應(yīng)用的首選 賽靈思在大批量消費(fèi)應(yīng)用領(lǐng)域所取
- 關(guān)鍵字: Xilinx FPGA 其他IC 制程
FPGA新應(yīng)用豐富 重在營造生態(tài)環(huán)境
- FPGA以后的機(jī)遇會在哪里呢?對我們來說,一個(gè)很大的機(jī)會就是三重播放,也就是把視頻、音頻和數(shù)據(jù)一起提供給用戶的應(yīng)用。未來機(jī)遇在三重播放 這個(gè)三重播放要能夠?qū)崿F(xiàn),需要三方面的技術(shù):一是數(shù)字信號處理;二是包處理,也就是對數(shù)據(jù)進(jìn)行傳輸;三是高速運(yùn)算,是對數(shù)據(jù)進(jìn)行分析。在這個(gè)應(yīng)用中,F(xiàn)PGA扮演一個(gè)非常重要的角色,我們最新的Virtex-5器件實(shí)際上在這三個(gè)技術(shù)上都做了非常多的專門設(shè)計(jì),擁有非常強(qiáng)大的DSP處理功能、很強(qiáng)大的互聯(lián)功能及非常強(qiáng)大的運(yùn)算功能。 我再做些補(bǔ)充:一是目前基于處理器的數(shù)字信號處理器有
- 關(guān)鍵字: 通訊 無線 網(wǎng)絡(luò) FPGA 無線 通信
Xilinx推出符合汽車應(yīng)用標(biāo)準(zhǔn)的低成本XA Spartan-3A和Spartan-3A DSP FPGA
- 在剛剛結(jié)束的國際消費(fèi)電子展(CES)上,賽靈思推出Xilinx Automotive (XA) Spartan-3A 和 Spartan-3A DSP FPGA,進(jìn)一步擴(kuò)展了其符合汽車應(yīng)用標(biāo)準(zhǔn)的低成本器件產(chǎn)品線。這些新推出的器件為信息娛樂、混合顯示系統(tǒng)以及汽車輔助駕駛系統(tǒng)的開發(fā)帶來了大I/O邏輯比和大帶寬數(shù)字信號處理(DSP)領(lǐng)域優(yōu)化解決方案,以及相應(yīng)的低功耗和高級設(shè)計(jì)安全性等優(yōu)點(diǎn)。 XA Spartan-3A FPGA提供了最高的I/O邏輯單元比,以及廣泛的連接功能支持,對于I/O密集的顯示和
- 關(guān)鍵字: 賽靈思 DSP FPGA MCU和嵌入式微處理器 汽車電子控制裝置
CPLD開發(fā)板和FPGA開發(fā)板的區(qū)別
- ?????市面上尤其是學(xué)校里面可以看到Xilinx公司或者Altera公司各種不同的開發(fā)板,其實(shí)只有兩個(gè)大類,CPLD開發(fā)板和FPGA開發(fā)板。盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):? ?????①?CPLD更適合完成各種組合邏輯,FP?GA更適合于完成時(shí)序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)
- 關(guān)鍵字: CPLD FPGA 開發(fā)板 嵌入式系統(tǒng) 單片機(jī) 嵌入式
實(shí)現(xiàn)電源排序的簡單電路
- asic、fpga和dsp可能需要多個(gè)電源電壓,而這些電源電壓的啟動順序有種種限制。通常電壓值最高的i/o電壓常常必須首先啟動,然后其他電壓按照從高到低的順序逐一啟動,最后啟動的是芯核電壓。這種情況可能還要求一個(gè)電源線的電壓不能比另一電源線的電壓大一個(gè)二極管壓降以上;否則過大的電流可從i/o電壓通過ic回流到較低的電壓,有可能損壞昂貴的ic。你控制這一順序的常用方法是,在排序的相鄰電壓線之間連接外部二極管,以便把一個(gè)較高的電壓嵌位到一個(gè)較低電壓的一個(gè)二極管壓降以內(nèi),從而防止ic中可能出現(xiàn)的閂鎖現(xiàn)象。二
- 關(guān)鍵字: asic fpga dsp 電源
基于FPGA的SOC系統(tǒng)中的串口設(shè)計(jì)
- 1 概述 在基于FPGA的SOC設(shè)計(jì)中,常使用串口作為通信接口,但直接用FPGA進(jìn)行串口通信數(shù)據(jù)的處理是比較繁雜的,特別是直接使用FPGA進(jìn)行串口通信的協(xié)議的解釋和數(shù)據(jù)打包等處理,將會消耗大量的FPGA硬件資源。 為簡化設(shè)計(jì),降低硬件資源開銷,可以在FPGA中利用IP核實(shí)現(xiàn)的嵌入式微處理器來對串口數(shù)據(jù)進(jìn)行處理。 本文中的設(shè)計(jì)采用了XILINX的FPGA,可選用的嵌入式微處理器IP核種類繁多,但基于對硬件資源開銷最少的考慮,最終選用了Picoblaze。 嵌入式微處理器PicoB
- 關(guān)鍵字: FPGA SOC 串口 MCU和嵌入式微處理器
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473