首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/ppga

基于CPLD和嵌入式系統(tǒng)的LED點陣顯示

  • 基于CPLD和嵌入式系統(tǒng)的LED點陣顯示,采用自頂向下的設計思想,綜合運用EDA 技術(shù)、CPLD技術(shù)和共享式雙口RAM,解決了大屏幕LED點陣顯示屏無閃爍顯示的技術(shù)難題。給出了系統(tǒng)設計方法及實際電路。
  • 關(guān)鍵字: 點陣  顯示  LED  系統(tǒng)  CPLD  嵌入式  基于  

采用圖像傳感器的CPLD視覺系統(tǒng)設計方法

  • 采用圖像傳感器的CPLD視覺系統(tǒng)設計方法,采用圖像傳感器的CPLD視覺系統(tǒng)設計方法搭建一種低成本的嵌入式視覺系統(tǒng),系統(tǒng)由CMOS圖像傳感器、CPLD、ARM7微處理器以及SRAM構(gòu)成。其中,CPLD識別時序,解決了圖像采集系統(tǒng)存在的嚴格時序同步和雙CPU共享一片SRAM的總
  • 關(guān)鍵字: 系統(tǒng)  設計  方法  視覺  CPLD  圖像  傳感器  采用  

基于Matlab/Simulink的滑模軟起動器仿真研究

基于CPLD的USB總線的隔離接口實現(xiàn)

  • 本設計的主要創(chuàng)新點在于 USB總線的協(xié)議的復雜性和快速性為設計實現(xiàn)必須面對許多的挑戰(zhàn),能在分析協(xié)議的基礎上利用 CPLD解決了 USB總線隔離的問題,巧妙的檢測信息包起始、快切換和包結(jié)束的難題,克服了傳輸信息包結(jié)束慢上拉與過渡,保證系統(tǒng)的完整性。
  • 關(guān)鍵字: CPLD  USB  總線  隔離接口    

CPLD在線纜快速測試技術(shù)中的應用

  • 1.引言隨著電子技術(shù)的發(fā)展,復雜可編程邏輯器件CPLD(ComplexProgrammableLogicDevice)以其高速、高...
  • 關(guān)鍵字: CPLD  線纜快速測試  

基于CPLD的視頻疊加

  • 上個月接到任務,要求設計一視頻鉆孔機,用攝像頭檢測孔位,腳踏開關(guān)控制電機鉆孔。由于要對準孔位,因此顯示器上要...
  • 關(guān)鍵字: LM1881  CPLD  電視  

基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設計

  • 0引言傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機,系統(tǒng)大多通過PCI總線完成數(shù)據(jù)的傳輸。其缺點是數(shù)學運算能力差...
  • 關(guān)鍵字: CPLD  FPGA  數(shù)據(jù)采集系統(tǒng)  

基于CPLD和Embedded System的LED點陣顯示

  • 基于CPLD和Embedded System的LED點陣顯示,摘要:采用自頂向下的設計思想,綜合運用EDA 技術(shù)、CPLD技術(shù)和共享式雙口RAM,解決了大屏幕LED點陣顯示屏無閃爍顯示的技術(shù)難題。給出了系統(tǒng)設計方法及實際電路。LED點陣顯示屏是顯示公共信息的一種重要顯示終端,其中
  • 關(guān)鍵字: 點陣  顯示  LED  System  CPLD  Embedded  基于  

基于DSP與CPLD的多通道數(shù)據(jù)采集系統(tǒng)的設計

  • 基于DSP與CPLD的多通道數(shù)據(jù)采集系統(tǒng)的設計,用于實時控制系統(tǒng)的嵌入式系統(tǒng)經(jīng)常需要對模擬量進行測量,通常的方法是以MCU為主產(chǎn)生采集控制時序控制模數(shù)轉(zhuǎn)換器,并通過中斷或查詢的方式讀取轉(zhuǎn)換后的結(jié)果。由MCU產(chǎn)生采集控制時序?qū)⒄加幂^多的系統(tǒng)軟硬件資源。而在
  • 關(guān)鍵字: 系統(tǒng)  設計  數(shù)據(jù)采集  通道  DSP  CPLD  基于  

基于DSP的視頻采集存儲系統(tǒng)的研究與設計

  • 數(shù)字圖象處理技術(shù)在電子通信與信息處理領(lǐng)域得到了廣泛的應用,設計一種功能靈活、使用方便、便于嵌入到系統(tǒng)中...
  • 關(guān)鍵字: 視頻監(jiān)控  圖像信號采集  CPLD  

基于DSP+CPLD的智能IED設計

  • 基于DSP+CPLD的智能IED設計,本文的設計師基于DSP和CPLD搭建的智能IED(Intelligent Electronic Device,智能電力監(jiān)測裝置)可以同時采集多路信號,并通過FFT算法得到電網(wǎng)運行的關(guān)鍵數(shù)據(jù)。  基于IEC61850的智能變電站的邏輯如圖1所示。IEC61850協(xié)
  • 關(guān)鍵字: IED  設計  智能  CPLD  DSP  基于  

基于CPLD系統(tǒng)的信號發(fā)生器設計

  • 摘要:文中采用Quartus II開發(fā)平臺,基于可編程邏輯器件CPLD設計出多波形信號發(fā)生器,可輸出頻率、幅度可調(diào)的三角波、正弦波和方波。任意波形模塊可由用戶輸出用戶所需的特殊波形,滿足了教學實驗和開發(fā)新的實驗項目
  • 關(guān)鍵字: CPLD  系統(tǒng)  信號發(fā)生器    

基于CPLD/PPGA的出租車計費系統(tǒng)

  • 介紹了出租車計費器系統(tǒng)的組成及工作原理,簡述了在EDA平臺上用單片CPLD器件構(gòu)成該數(shù)字系統(tǒng)的設計思想和實現(xiàn)過程。論述了車型調(diào)整模塊、計程模塊、計費模塊、譯碼動態(tài)掃描模塊等的設計方法與技巧。

  • 關(guān)鍵字: CPLD  PPGA  出租車計費系統(tǒng)    

基于CPLD/FPGA的USB讀寫控制器

  • 引言
    隨著計算機科技的發(fā)展,無紙辦公日益成為各單位日常辦公的主要形式。而隨著USB存儲設備日益廣泛的使用,數(shù)據(jù)泄漏的危害也越來越嚴重。因此在單位內(nèi)部對USB存儲設備的操作權(quán)限進行控制是很有必要的。
  • 關(guān)鍵字: CPLD  FPGA  USB  讀寫    

降低CPLD的功耗的嵌入式應用

  •  引言  從事便攜式或手持產(chǎn)品設計的工程師都明白,在如今的設計中,必須要最大限度地降低功耗。但是,只有經(jīng)驗豐富的工程師理解盡可能地延長系統(tǒng)的電池壽命的那些微妙但又重要的細節(jié)。本文中我們將重點放在這些經(jīng)
  • 關(guān)鍵字: CPLD  功耗  嵌入式應用    
共775條 28/52 |‹ « 26 27 28 29 30 31 32 33 34 35 » ›|
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473