fpga:quartusⅡ 文章 進(jìn)入fpga:quartusⅡ技術(shù)社區(qū)
高云發(fā)布FPGA產(chǎn)品-朝云系列
- 廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)今日宣布推出擁有完全自主知識(shí)產(chǎn)權(quán)的現(xiàn)場(chǎng)可編程門陣列(FPGA)朝云™產(chǎn)品系列。可廣泛用于通信網(wǎng)絡(luò)、工業(yè)控制、工業(yè)視頻、服務(wù)器、消費(fèi)電子等領(lǐng)域,幫助用戶降低開發(fā)風(fēng)險(xiǎn),迅速克服產(chǎn)品上市時(shí)間帶來的挑戰(zhàn)。 朝云™產(chǎn)品系列在目前FPGA市場(chǎng)上處于中密度范圍,邏輯單元從18K LUT到100K LUT。其中有兩個(gè)家族產(chǎn)品,分別為GW2A和GW3S。前者采用臺(tái)積電(TSMC)的55nm工藝,后者采用臺(tái)積電的
- 關(guān)鍵字: 高云 FPGA GW2A
國產(chǎn)FPGA的“新聲”——高云半導(dǎo)體FPGA系列產(chǎn)品面世
- 2014年10月29日 上海IC-China訊,廣東高云半導(dǎo)體科技股份有限公司(簡(jiǎn)稱高云半導(dǎo)體)今日召開新產(chǎn)品發(fā)布會(huì),宣布推出擁有我國完全自主知識(shí)產(chǎn)權(quán)的三大產(chǎn)品計(jì)劃: 現(xiàn)場(chǎng)可編程門陣列(FPGA)朝云™產(chǎn)品系列; 現(xiàn)場(chǎng)可編程門陣列(FPGA)云源™設(shè)計(jì)軟件; 基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的IP軟核平臺(tái)—星核計(jì)劃。 擁有完全自主知識(shí)產(chǎn)權(quán)的現(xiàn)場(chǎng)可編程門陣列(FPGA)朝云™產(chǎn)品系列。
- 關(guān)鍵字: FPGA 高云 朝云
基于FPGA的機(jī)載顯示系統(tǒng)架構(gòu)設(shè)計(jì)與優(yōu)化
- 隨著航空電子技術(shù)的不斷發(fā)展,現(xiàn)代機(jī)載視頻圖形顯示系統(tǒng)對(duì)于實(shí)時(shí)性等性能的要求日益提高。常見的系統(tǒng)架構(gòu)主要分為三種: (1)基于GSP+VRAM+ASIC的架構(gòu),優(yōu)點(diǎn)是圖形ASIC能夠有效提高圖形顯示質(zhì)量和速度,缺點(diǎn)是國內(nèi)復(fù)雜ASIC設(shè)計(jì)成本極高以及工藝還不成熟。 (2)基于DSP+FPGA的架構(gòu),優(yōu)點(diǎn)是,充分發(fā)揮DSP對(duì)算法分析處理和FPGA對(duì)數(shù)據(jù)流并行執(zhí)行的獨(dú)特優(yōu)勢(shì),提高圖形處理的性能;缺點(diǎn)是,上層CPU端將OpenGL繪圖函數(shù)封裝后發(fā)給DSP,DSP拆分后再調(diào)用FPGA,系統(tǒng)的集成度不高
- 關(guān)鍵字: FPGA DSP ASIC
高云半導(dǎo)體FPGA系列面世 為國產(chǎn)FPGA注入活力
- 廣東高云半導(dǎo)體科技股份有限公司(簡(jiǎn)稱高云半導(dǎo)體)在IC-China上召開新產(chǎn)品發(fā)布會(huì),宣布推出擁有我國完全自主知識(shí)產(chǎn)權(quán)的現(xiàn)場(chǎng)可編程門陣列(FPGA)朝云?產(chǎn)品系列、現(xiàn)場(chǎng)可編程門陣列(FPGA)云源?設(shè)計(jì)軟件、基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的IP軟核平臺(tái)——“星核計(jì)劃”三大產(chǎn)品。 三大系列產(chǎn)品詳細(xì)情況如下: 1.擁有完全自主知識(shí)產(chǎn)權(quán)的現(xiàn)場(chǎng)可編程門陣列(FPGA)朝云?產(chǎn)品系列 朝云?產(chǎn)品系
- 關(guān)鍵字: 高云 FPGA
新思科技Synopsys與高云半導(dǎo)體就FPGA設(shè)計(jì)軟件簽署多年OEM協(xié)議
- 為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識(shí)產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司日前宣布:已與廣東高云半導(dǎo)體科技股份有限公司(Gowin Semiconductor)就Synopsys SynplifyPro FPGA綜合工具簽署一項(xiàng)多年OEM協(xié)議。該協(xié)議將使高云的客戶能夠改善邏輯綜合運(yùn)行時(shí)間,并為GowinGW2A/3S FPGA系列實(shí)現(xiàn)更高質(zhì)量的時(shí)序、面積及功耗設(shè)計(jì)。高云半導(dǎo)體已與Synopsys合作把Synplify Pro集成到用于其GW2A/3S FPGA系列的GOWINTM設(shè)計(jì)套件
- 關(guān)鍵字: Synopsys FPGA DSP
FPGA研發(fā)之道(13)-設(shè)計(jì)不是湊波形(三)RAM
- 在FPGA內(nèi)部資源中,RAM是較為常用的一種資源。 通常實(shí)例化RAM中,一種使用為BLOCK RAM 也就是塊RAM 。另外資源可以通過寄存器搭,也就是分布式RAM。前者一般用于提供較大的存儲(chǔ)空間,后者則提供小的存儲(chǔ)空間。 在實(shí)際應(yīng)用過程中,一般使用的包括,單端口、雙端口RAM,ROM等形式等不同的形式。 實(shí)際應(yīng)用中FIFO也是利用RAM和邏輯一起實(shí)現(xiàn)的。 對(duì)于一塊RAM中,其能夠例化的深度是有限的。例如cyclone4的RAM9k中可以例化的資源如下所示: ?
- 關(guān)鍵字: FPGA RAM ROM
FPGA研發(fā)之道(12)-設(shè)計(jì)不是湊波形(二)FIFO(下)
- FIFO在FPGA設(shè)計(jì)中除了上篇所介紹的功能之外, 還有以下作為以下功能使用: (1) 內(nèi)存申請(qǐng) 在軟件設(shè)計(jì)中,使用malloc()和free()等函數(shù)可以用于內(nèi)存的申請(qǐng)和釋放。特別是在有操作系統(tǒng)的環(huán)境下,可以保證系統(tǒng)的內(nèi)存空間被動(dòng)態(tài)的分配和使用,非常的方便。如果在FPGA內(nèi)部實(shí)現(xiàn)此動(dòng)態(tài)的內(nèi)存分配和申請(qǐng),相對(duì)來說較為復(fù)雜,例如某些需要外部數(shù)據(jù)存儲(chǔ)且需動(dòng)態(tài)改變的應(yīng)用需求下,需要對(duì)FPGA外部DDR(或SRAM等)的存儲(chǔ)空間,進(jìn)行動(dòng)態(tài)的分配和釋放。通過使用FIFO作為內(nèi)存分配器,雖然比不上軟件
- 關(guān)鍵字: FPGA FIFO SRAM
FPGA研發(fā)之道(11)-設(shè)計(jì)不是湊波形(一)FIFO(上)
- FIFO是FPGA內(nèi)部一種常用的資源,可以通過FPGA廠家的的IP生成工具生成相應(yīng)的FIFO。FIFO可分為同步FIFO和異步FIFO,其區(qū)別主要是,讀寫的時(shí)鐘是否為同一時(shí)鐘,如使用一個(gè)時(shí)鐘則為同步FIFO,讀寫時(shí)鐘分開則為異步FIFO。一般來說,較大的FIFO可以選擇使用內(nèi)部BLOCK RAM資源,而小的FIFO可以使用寄存器資源例化使用。 一般來說,F(xiàn)IFO的主要信號(hào)包括: 實(shí)際使用中,可編程滿的信號(hào)(XILINX 的FIFO)較為常用,ALTERA的FIFO中,可以通過寫深度(即寫入
- 關(guān)鍵字: FPGA FIFO RAM
解析FPGA低功耗設(shè)計(jì)
- 在項(xiàng)目設(shè)計(jì)初期,基于硬件電源模塊的設(shè)計(jì)考慮,對(duì)FPGA設(shè)計(jì)中的功耗估計(jì)是必不可少的。筆者經(jīng)歷過一個(gè)項(xiàng)目,整個(gè)系統(tǒng)的功耗達(dá)到了100w,而單片F(xiàn)PGA的功耗估計(jì)得到為20w左右,有點(diǎn)過高了,功耗過高則會(huì)造成發(fā)熱量增大,溫度高最常見的問題就是系統(tǒng)重啟,另外對(duì)FPGA內(nèi)部的時(shí)序也不利,導(dǎo)致可靠性下降。其它硬件電路的功耗是固定的,只有FPGA的功耗有優(yōu)化的余地,因此硬件團(tuán)隊(duì)則極力要求筆者所在的FPGA團(tuán)隊(duì)盡量多做些低功耗設(shè)計(jì)。筆者項(xiàng)目經(jīng)歷尚淺,還是第一次正視功耗這碼事兒,由于項(xiàng)目時(shí)間比較緊,而且xilinx方
- 關(guān)鍵字: FPGA 低功耗 RTL
基于FPGA的報(bào)文數(shù)據(jù)分析模塊的設(shè)計(jì)
- 摘要:網(wǎng)絡(luò)報(bào)文數(shù)據(jù)的記錄和分析在智能化變電站中尤為重要,通過對(duì)整個(gè)通信過程的記錄可以為事故分析及運(yùn)行維護(hù)提供依據(jù)。本文提出了一種基于FPGA技術(shù)、結(jié)合相關(guān)通信協(xié)議的報(bào)文數(shù)據(jù)分析系統(tǒng)的設(shè)計(jì)方案,實(shí)現(xiàn)了報(bào)文數(shù)據(jù)分析系統(tǒng)的各功能子模塊,通過仿真運(yùn)行驗(yàn)證了系統(tǒng)良好的處理能力。 引言 隨著計(jì)算機(jī)技術(shù)、通信技術(shù)及網(wǎng)絡(luò)技術(shù)的迅速發(fā)展,基于這三種核心技術(shù)的自動(dòng)化智能裝置在電網(wǎng)控制中的作用越來越突出。其中以交換式以太網(wǎng)和光纖光纜實(shí)現(xiàn)的網(wǎng)絡(luò)通信系統(tǒng)已經(jīng)逐漸成為變電站的重要單元。 如何記錄、分析某個(gè)智能單
- 關(guān)鍵字: FPGA 以太網(wǎng) IEC61850 PHY CPU MAC 201411
基于DaVinci?平臺(tái)的網(wǎng)絡(luò)視頻解碼系統(tǒng)分析與設(shè)計(jì)
- 摘要:隨著視頻壓縮技術(shù)的不斷發(fā)展,單路1080p@60Hz分辨率的視頻可以壓縮到幾兆進(jìn)行傳輸,一個(gè)百兆網(wǎng)口可以傳輸多達(dá)10多路的IP視頻信號(hào)。目前的服務(wù)器單純依靠CPU進(jìn)行軟解碼已經(jīng)顯得非常吃力[1];匹配高性能的服務(wù)器或者配置多臺(tái)服務(wù)器卻有存在高成本的壓力。針對(duì)這些現(xiàn)狀,本文設(shè)計(jì)了一個(gè)基于TI的DaVinci?平臺(tái)的網(wǎng)絡(luò)視頻解碼系統(tǒng)。驗(yàn)證結(jié)果顯示,采樣該網(wǎng)絡(luò)視頻解碼系統(tǒng),可以使得單臺(tái)服務(wù)器增加上百路的IP視頻解碼,同時(shí)不影響服務(wù)器的其它性能,性能可靠且成本有很大優(yōu)勢(shì)。 1 TI 8
- 關(guān)鍵字: DaVinci IP視頻 CPU Linux FPGA 201411
基于LVDS的高速圖像數(shù)據(jù)存儲(chǔ)器的設(shè)計(jì)與實(shí)現(xiàn)
- 采集數(shù)據(jù)的有效傳輸和存儲(chǔ)轉(zhuǎn)發(fā)技術(shù)的發(fā)展保證了數(shù)字圖像在現(xiàn)實(shí)中廣泛應(yīng)用。如今,從多媒體通信領(lǐng)域的遠(yuǎn)程教育、圖像監(jiān)視到醫(yī)學(xué)上的遠(yuǎn)程會(huì)診,都和數(shù)據(jù)的有效傳輸及存儲(chǔ)轉(zhuǎn)發(fā)技術(shù)息息相關(guān)。在國防工業(yè)領(lǐng)域,圖像數(shù)據(jù)的采集存儲(chǔ)和連續(xù)有效轉(zhuǎn)發(fā)也起著巨大的作用,航空遙感圖像和衛(wèi)星遙感圖像的處理加工,電視制導(dǎo)中數(shù)據(jù)視頻圖像的傳輸,都離不開圖像傳輸存儲(chǔ)技術(shù)。本文設(shè)計(jì)的基于Flash的高速大容量固態(tài)數(shù)據(jù)存儲(chǔ)器,采用了基于LVDS的數(shù)據(jù)傳輸方式傳輸兩路高速圖像數(shù)據(jù),實(shí)現(xiàn)圖像數(shù)據(jù)的高速實(shí)時(shí)存儲(chǔ)。不僅具有處理速度快、設(shè)計(jì)靈活性高等特點(diǎn)
- 關(guān)鍵字: LVDS 數(shù)據(jù)存儲(chǔ)器 FPGA
多聲源情境下的三維定位與分離系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn)
- 項(xiàng)目背景及可行性分析 項(xiàng)目名稱、項(xiàng)目的主要內(nèi)容及目前的進(jìn)展情況 項(xiàng)目主要內(nèi)容:聲音分離的研究在聲音通信、聲學(xué)目標(biāo)檢測(cè)等方面都有著重要的理論和實(shí)用價(jià)值;聲源分離技術(shù)在機(jī)器聽覺、安保監(jiān)控、軍事等領(lǐng)域具有特別的應(yīng)用。目前,嘈雜背景下,單聲源定位與增強(qiáng),已有所應(yīng)用;但多聲源情景下的定位與分離,由于算法和硬件復(fù)雜,還很少走向應(yīng)用。本項(xiàng)目通過構(gòu)建麥克風(fēng)陣列信號(hào)采集硬件,實(shí)現(xiàn)FPGA聲音分離算法,以完成兩個(gè)或兩個(gè)以上聲源的三維定位和分離,利用FPGA的并行性,以達(dá)到實(shí)時(shí)性的目標(biāo)。項(xiàng)目難點(diǎn)在于,制作信號(hào)采
- 關(guān)鍵字: FPGA NE5532 AD73360
基于FPGA的混沌加密虹膜識(shí)別系統(tǒng)設(shè)計(jì)(二)
- 7.1.3 虹膜外邊緣的確定 (1) 虹膜外邊緣的特征分析 由圖1中所示的虹膜圖像可以看出,虹膜外邊緣的主要特點(diǎn)是:較相對(duì)與虹膜內(nèi)邊緣而言,邊緣處灰度變化不是特別明顯,有一小段漸變的區(qū)域。也就是說,虹膜內(nèi)部灰度趨近于一致這個(gè)事實(shí),在參考文獻(xiàn)[8]中,介紹的環(huán)量積分算子應(yīng)該式是一種有效的方法。 即: ? (7-10) (2) 采用環(huán)量積分算子實(shí)現(xiàn)虹膜外邊緣的檢測(cè) 如上分析,虹膜環(huán)量積分算子是檢測(cè)虹膜外邊緣的一種有效手段,為了克服虹膜紋理對(duì)環(huán)量線
- 關(guān)鍵字: FPGA 虹膜識(shí)別 CMOS
基于FPGA的混沌加密虹膜識(shí)別系統(tǒng)設(shè)計(jì)(一)
- 項(xiàng)目信息 1.項(xiàng)目名稱:基于FPGA的混沌加密虹膜識(shí)別系統(tǒng)設(shè)計(jì) 2.應(yīng)用領(lǐng)域:工業(yè)控制、科研、醫(yī)療、安檢 3.設(shè)計(jì)摘要: 基于虹膜的生物識(shí)別技術(shù)是一種最新的識(shí)別技術(shù),通過一定的虹膜識(shí)別算法,可以達(dá)到十分優(yōu)異的準(zhǔn)確性。隨著虹膜識(shí)別技術(shù)的發(fā)展,它的應(yīng)用領(lǐng)域越來越寬,不僅在高度機(jī)密場(chǎng)所應(yīng)用,并逐步推廣到機(jī)場(chǎng)、銀行、金融、公安、出入境口岸、安全、網(wǎng)絡(luò)、電子商務(wù)等場(chǎng)合。在研究了虹膜識(shí)別算法,即預(yù)處理、特征提取和匹配的基礎(chǔ)上,我們?cè)O(shè)計(jì)了一種可便攜使用的基于FPGA的嵌入式虹膜識(shí)別系統(tǒng)。本系
- 關(guān)鍵字: FPGA 虹膜識(shí)別 CMOS
fpga:quartusⅡ介紹
您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473