首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-nios

高云半導(dǎo)體FPGA系列面世 為國產(chǎn)FPGA注入活力

  •   廣東高云半導(dǎo)體科技股份有限公司(簡稱高云半導(dǎo)體)在IC-China上召開新產(chǎn)品發(fā)布會,宣布推出擁有我國完全自主知識產(chǎn)權(quán)的現(xiàn)場可編程門陣列(FPGA)朝云?產(chǎn)品系列、現(xiàn)場可編程門陣列(FPGA)云源?設(shè)計軟件、基于現(xiàn)場可編程門陣列(FPGA)的IP軟核平臺——“星核計劃”三大產(chǎn)品。   三大系列產(chǎn)品詳細情況如下:   1.擁有完全自主知識產(chǎn)權(quán)的現(xiàn)場可編程門陣列(FPGA)朝云?產(chǎn)品系列   朝云?產(chǎn)品系
  • 關(guān)鍵字: 高云  FPGA  

新思科技Synopsys與高云半導(dǎo)體就FPGA設(shè)計軟件簽署多年OEM協(xié)議

  •   為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司日前宣布:已與廣東高云半導(dǎo)體科技股份有限公司(Gowin Semiconductor)就Synopsys SynplifyPro FPGA綜合工具簽署一項多年OEM協(xié)議。該協(xié)議將使高云的客戶能夠改善邏輯綜合運行時間,并為GowinGW2A/3S FPGA系列實現(xiàn)更高質(zhì)量的時序、面積及功耗設(shè)計。高云半導(dǎo)體已與Synopsys合作把Synplify Pro集成到用于其GW2A/3S FPGA系列的GOWINTM設(shè)計套件
  • 關(guān)鍵字: Synopsys  FPGA  DSP  

FPGA研發(fā)之道(13)-設(shè)計不是湊波形(三)RAM

  •   在FPGA內(nèi)部資源中,RAM是較為常用的一種資源。   通常實例化RAM中,一種使用為BLOCK RAM 也就是塊RAM 。另外資源可以通過寄存器搭,也就是分布式RAM。前者一般用于提供較大的存儲空間,后者則提供小的存儲空間。   在實際應(yīng)用過程中,一般使用的包括,單端口、雙端口RAM,ROM等形式等不同的形式。 實際應(yīng)用中FIFO也是利用RAM和邏輯一起實現(xiàn)的。   對于一塊RAM中,其能夠例化的深度是有限的。例如cyclone4的RAM9k中可以例化的資源如下所示:    ?
  • 關(guān)鍵字: FPGA  RAM  ROM  

FPGA研發(fā)之道(12)-設(shè)計不是湊波形(二)FIFO(下)

  •   FIFO在FPGA設(shè)計中除了上篇所介紹的功能之外, 還有以下作為以下功能使用:   (1) 內(nèi)存申請   在軟件設(shè)計中,使用malloc()和free()等函數(shù)可以用于內(nèi)存的申請和釋放。特別是在有操作系統(tǒng)的環(huán)境下,可以保證系統(tǒng)的內(nèi)存空間被動態(tài)的分配和使用,非常的方便。如果在FPGA內(nèi)部實現(xiàn)此動態(tài)的內(nèi)存分配和申請,相對來說較為復(fù)雜,例如某些需要外部數(shù)據(jù)存儲且需動態(tài)改變的應(yīng)用需求下,需要對FPGA外部DDR(或SRAM等)的存儲空間,進行動態(tài)的分配和釋放。通過使用FIFO作為內(nèi)存分配器,雖然比不上軟件
  • 關(guān)鍵字: FPGA  FIFO  SRAM  

FPGA研發(fā)之道(11)-設(shè)計不是湊波形(一)FIFO(上)

  •   FIFO是FPGA內(nèi)部一種常用的資源,可以通過FPGA廠家的的IP生成工具生成相應(yīng)的FIFO。FIFO可分為同步FIFO和異步FIFO,其區(qū)別主要是,讀寫的時鐘是否為同一時鐘,如使用一個時鐘則為同步FIFO,讀寫時鐘分開則為異步FIFO。一般來說,較大的FIFO可以選擇使用內(nèi)部BLOCK RAM資源,而小的FIFO可以使用寄存器資源例化使用。   一般來說,F(xiàn)IFO的主要信號包括:   實際使用中,可編程滿的信號(XILINX 的FIFO)較為常用,ALTERA的FIFO中,可以通過寫深度(即寫入
  • 關(guān)鍵字: FPGA  FIFO  RAM  

解析FPGA低功耗設(shè)計

  •   在項目設(shè)計初期,基于硬件電源模塊的設(shè)計考慮,對FPGA設(shè)計中的功耗估計是必不可少的。筆者經(jīng)歷過一個項目,整個系統(tǒng)的功耗達到了100w,而單片F(xiàn)PGA的功耗估計得到為20w左右,有點過高了,功耗過高則會造成發(fā)熱量增大,溫度高最常見的問題就是系統(tǒng)重啟,另外對FPGA內(nèi)部的時序也不利,導(dǎo)致可靠性下降。其它硬件電路的功耗是固定的,只有FPGA的功耗有優(yōu)化的余地,因此硬件團隊則極力要求筆者所在的FPGA團隊盡量多做些低功耗設(shè)計。筆者項目經(jīng)歷尚淺,還是第一次正視功耗這碼事兒,由于項目時間比較緊,而且xilinx方
  • 關(guān)鍵字: FPGA  低功耗  RTL  

基于FPGA的報文數(shù)據(jù)分析模塊的設(shè)計

  •   摘要:網(wǎng)絡(luò)報文數(shù)據(jù)的記錄和分析在智能化變電站中尤為重要,通過對整個通信過程的記錄可以為事故分析及運行維護提供依據(jù)。本文提出了一種基于FPGA技術(shù)、結(jié)合相關(guān)通信協(xié)議的報文數(shù)據(jù)分析系統(tǒng)的設(shè)計方案,實現(xiàn)了報文數(shù)據(jù)分析系統(tǒng)的各功能子模塊,通過仿真運行驗證了系統(tǒng)良好的處理能力。   引言   隨著計算機技術(shù)、通信技術(shù)及網(wǎng)絡(luò)技術(shù)的迅速發(fā)展,基于這三種核心技術(shù)的自動化智能裝置在電網(wǎng)控制中的作用越來越突出。其中以交換式以太網(wǎng)和光纖光纜實現(xiàn)的網(wǎng)絡(luò)通信系統(tǒng)已經(jīng)逐漸成為變電站的重要單元。   如何記錄、分析某個智能單
  • 關(guān)鍵字: FPGA  以太網(wǎng)  IEC61850  PHY  CPU  MAC  201411  

基于DaVinci?平臺的網(wǎng)絡(luò)視頻解碼系統(tǒng)分析與設(shè)計

  •   摘要:隨著視頻壓縮技術(shù)的不斷發(fā)展,單路1080p@60Hz分辨率的視頻可以壓縮到幾兆進行傳輸,一個百兆網(wǎng)口可以傳輸多達10多路的IP視頻信號。目前的服務(wù)器單純依靠CPU進行軟解碼已經(jīng)顯得非常吃力[1];匹配高性能的服務(wù)器或者配置多臺服務(wù)器卻有存在高成本的壓力。針對這些現(xiàn)狀,本文設(shè)計了一個基于TI的DaVinci?平臺的網(wǎng)絡(luò)視頻解碼系統(tǒng)。驗證結(jié)果顯示,采樣該網(wǎng)絡(luò)視頻解碼系統(tǒng),可以使得單臺服務(wù)器增加上百路的IP視頻解碼,同時不影響服務(wù)器的其它性能,性能可靠且成本有很大優(yōu)勢。   1 TI 8
  • 關(guān)鍵字: DaVinci  IP視頻  CPU  Linux  FPGA  201411  

基于LVDS的高速圖像數(shù)據(jù)存儲器的設(shè)計與實現(xiàn)

  •   采集數(shù)據(jù)的有效傳輸和存儲轉(zhuǎn)發(fā)技術(shù)的發(fā)展保證了數(shù)字圖像在現(xiàn)實中廣泛應(yīng)用。如今,從多媒體通信領(lǐng)域的遠程教育、圖像監(jiān)視到醫(yī)學(xué)上的遠程會診,都和數(shù)據(jù)的有效傳輸及存儲轉(zhuǎn)發(fā)技術(shù)息息相關(guān)。在國防工業(yè)領(lǐng)域,圖像數(shù)據(jù)的采集存儲和連續(xù)有效轉(zhuǎn)發(fā)也起著巨大的作用,航空遙感圖像和衛(wèi)星遙感圖像的處理加工,電視制導(dǎo)中數(shù)據(jù)視頻圖像的傳輸,都離不開圖像傳輸存儲技術(shù)。本文設(shè)計的基于Flash的高速大容量固態(tài)數(shù)據(jù)存儲器,采用了基于LVDS的數(shù)據(jù)傳輸方式傳輸兩路高速圖像數(shù)據(jù),實現(xiàn)圖像數(shù)據(jù)的高速實時存儲。不僅具有處理速度快、設(shè)計靈活性高等特點
  • 關(guān)鍵字: LVDS  數(shù)據(jù)存儲器  FPGA  

多聲源情境下的三維定位與分離系統(tǒng)的設(shè)計實現(xiàn)

  •   項目背景及可行性分析   項目名稱、項目的主要內(nèi)容及目前的進展情況   項目主要內(nèi)容:聲音分離的研究在聲音通信、聲學(xué)目標(biāo)檢測等方面都有著重要的理論和實用價值;聲源分離技術(shù)在機器聽覺、安保監(jiān)控、軍事等領(lǐng)域具有特別的應(yīng)用。目前,嘈雜背景下,單聲源定位與增強,已有所應(yīng)用;但多聲源情景下的定位與分離,由于算法和硬件復(fù)雜,還很少走向應(yīng)用。本項目通過構(gòu)建麥克風(fēng)陣列信號采集硬件,實現(xiàn)FPGA聲音分離算法,以完成兩個或兩個以上聲源的三維定位和分離,利用FPGA的并行性,以達到實時性的目標(biāo)。項目難點在于,制作信號采
  • 關(guān)鍵字: FPGA  NE5532  AD73360  

基于FPGA的混沌加密虹膜識別系統(tǒng)設(shè)計(二)

  •   7.1.3 虹膜外邊緣的確定   (1) 虹膜外邊緣的特征分析   由圖1中所示的虹膜圖像可以看出,虹膜外邊緣的主要特點是:較相對與虹膜內(nèi)邊緣而言,邊緣處灰度變化不是特別明顯,有一小段漸變的區(qū)域。也就是說,虹膜內(nèi)部灰度趨近于一致這個事實,在參考文獻[8]中,介紹的環(huán)量積分算子應(yīng)該式是一種有效的方法。   即:    ?   (7-10)   (2) 采用環(huán)量積分算子實現(xiàn)虹膜外邊緣的檢測   如上分析,虹膜環(huán)量積分算子是檢測虹膜外邊緣的一種有效手段,為了克服虹膜紋理對環(huán)量線
  • 關(guān)鍵字: FPGA  虹膜識別  CMOS  

基于FPGA的混沌加密虹膜識別系統(tǒng)設(shè)計(一)

  •   項目信息   1.項目名稱:基于FPGA的混沌加密虹膜識別系統(tǒng)設(shè)計   2.應(yīng)用領(lǐng)域:工業(yè)控制、科研、醫(yī)療、安檢   3.設(shè)計摘要:   基于虹膜的生物識別技術(shù)是一種最新的識別技術(shù),通過一定的虹膜識別算法,可以達到十分優(yōu)異的準(zhǔn)確性。隨著虹膜識別技術(shù)的發(fā)展,它的應(yīng)用領(lǐng)域越來越寬,不僅在高度機密場所應(yīng)用,并逐步推廣到機場、銀行、金融、公安、出入境口岸、安全、網(wǎng)絡(luò)、電子商務(wù)等場合。在研究了虹膜識別算法,即預(yù)處理、特征提取和匹配的基礎(chǔ)上,我們設(shè)計了一種可便攜使用的基于FPGA的嵌入式虹膜識別系統(tǒng)。本系
  • 關(guān)鍵字: FPGA  虹膜識別  CMOS  

基于SoC FPGA進行工業(yè)設(shè)計及電機控制

  •   引言   在工業(yè)系統(tǒng)中選擇器件需要考慮多個因素,其中包括:性能、工程變更的成本、上市時間、人員的技能、重用現(xiàn)有IP/程序庫的可能性、現(xiàn)場升級的成本,以及低功耗和低成本。   工業(yè)市場的近期發(fā)展推動了對具有高集成度、高性能、低功耗FPGA器件的需求。設(shè)計人員更喜歡網(wǎng)絡(luò)通信而不是點對點通信,這意味著可能需要額外的控制器用于通信,進而間接增加了BOM成本、電路板尺寸和相關(guān)NRE(一次性工程費用)成本。   總體擁有成本用于分析和估計購置的壽命周期成本,它是所有與設(shè)計相關(guān)的直接和間接成本的擴展集,包括工
  • 關(guān)鍵字: FPGA  SoC  永磁同步電機  

FPGA研發(fā)之道(10)架構(gòu)設(shè)計漫談(五)數(shù)字電路的靈魂-流水線

  •   流水線,最早為人熟知,起源于十九世紀(jì)初的福特汽車工廠,富有遠見的福特,改變了那種人圍著汽車轉(zhuǎn)、負責(zé)各個環(huán)節(jié)的生產(chǎn)模式,轉(zhuǎn)變成了流動的汽車組裝線和固定操作的人員。于是,工廠的一頭是不斷輸入的橡膠和鋼鐵,工廠的另一頭則是一輛輛正在下線的汽車。這種改變,不但提升了效率,更是拉開了工業(yè)時代大生產(chǎn)的序幕。   如今,這種模式常常應(yīng)用于數(shù)字電路的設(shè)計之中,與現(xiàn)在流驅(qū)動的FPGA架構(gòu)不謀而合。舉例來說:某設(shè)計輸入為A種數(shù)據(jù)流,而輸出則是B種數(shù)據(jù)流,其流水架構(gòu)如下所示:    ?   每個模塊只
  • 關(guān)鍵字: FPGA  架構(gòu)設(shè)計  流水線  

FPGA研發(fā)之道(9)架構(gòu)設(shè)計漫談(四)并行與復(fù)用

  •   FPGA其在眾多器件中能夠被工程師青睞的一個很重要的原因就是其強悍的處理能力。那如何能夠做到高速的數(shù)據(jù)處理,數(shù)據(jù)的并行處理則是其中一個很重要的方式。   數(shù)據(jù)的并行處理,從結(jié)構(gòu)上非常簡單,但是設(shè)計上卻是相當(dāng)復(fù)雜,對于現(xiàn)有的FPGA來說,雖然各種FPGA的容量都在增加,但是在有限的邏輯中達到更高的處理能力則是FPGA工程師面臨的挑戰(zhàn)。常用并行計算結(jié)構(gòu)如下圖所示:    ?   上圖中:前端處理單元負責(zé)將進入數(shù)據(jù)信息,分配到多個計算單元中,圖中為3個計算單元(幾個根據(jù)所需的性能計算得
  • 關(guān)鍵字: FPGA  架構(gòu)設(shè)計  并行  
共6484條 141/433 |‹ « 139 140 141 142 143 144 145 146 147 148 » ›|

fpga-nios介紹

您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473