fpga-pwm 文章 進(jìn)入fpga-pwm技術(shù)社區(qū)
采用FPGA的低功耗系統(tǒng)設(shè)計(jì)
- 結(jié)合采用低功耗元件和低功耗設(shè)計(jì)技術(shù)在目前比以往任何時(shí)候都更有價(jià)值。隨著元件集成更多功能,并越來越小型化,對低功耗的要求持續(xù)增長。當(dāng)把可編程邏輯器件用于低功耗應(yīng)用時(shí),限制設(shè)計(jì)的低功耗非常重要。本文將討論減小動(dòng)態(tài)和靜態(tài)功耗的各種方法,并且給出一些例子說明如何使功耗最小化。 功耗的三個(gè)主要來源是啟動(dòng)、待機(jī)和動(dòng)態(tài)功耗。器件上電時(shí)產(chǎn)生的相關(guān)電流即是啟動(dòng)電流;待機(jī)功耗又稱作靜態(tài)功耗,是電源開啟但I(xiàn)/O上沒有開關(guān)活動(dòng)時(shí)器件的功耗;動(dòng)態(tài)功耗是指器件正常工作時(shí)的功耗。 啟動(dòng)電流因器件而異
- 關(guān)鍵字: FPGA 嵌入式 消費(fèi)電子
PWM 至線性信號轉(zhuǎn)換電路
- 本文介紹了一種將PWM 信號轉(zhuǎn)換成放大、緩沖后的線性信號的電路,適用于風(fēng)扇速度控制,允許在3.3V 輸入時(shí)提供12V 風(fēng)扇的線性控制。 Maxim 提供各種PWM 輸出的風(fēng)扇速度控制器,使風(fēng)扇速度隨著溫度的變化而改變。通過周期性地控制風(fēng)扇電源的通、斷實(shí)現(xiàn)這一控制方案,風(fēng)扇速度由PWM 信號的占空比設(shè)置。這種方案的典型應(yīng)用電路對大多數(shù)情況是可以接受的。然而,有些情況下,由于風(fēng)扇調(diào)制能夠產(chǎn)生嘈雜的噪音,需要用固定電源為風(fēng)扇供電。。 如果給風(fēng)扇周期性供電產(chǎn)生較大的噪音,可以考慮采用圖1 所示電路。這種情況下
- 關(guān)鍵字: PWM 線性信號
基于MSP430 Timer_B的D/A轉(zhuǎn)換
- 摘 要:本文分析了利用MSP430的Timer_B在比較模式下輸出的脈寬調(diào)制(PWM)波,來實(shí)現(xiàn)D/A轉(zhuǎn)換的工作原理。介紹了利用MSP430F449的Timer_B的PWM輸出產(chǎn)生正弦波和直流電平的方法,并給出了對應(yīng)的硬件電路和C語言源程序。 關(guān)鍵詞:MSP430F449;脈寬調(diào)制;D/A轉(zhuǎn)換 D/A Conversion Based on MSP430 Timer_B Abstract:This paper analyses the principle of utilizing the PW
- 關(guān)鍵字: D/A轉(zhuǎn)換 MSP430 Timer_B PWM 嵌入式
高壓PWM電源控制器MAX5003
- 1. MAX5003的主要特性 MAX5003是Maxim公司新推出的電源控制器,該芯片可用于設(shè)計(jì)隔離或非隔離的高電壓反激或正激模式的DC-DC轉(zhuǎn)換器,主要特性如下: ●內(nèi)置高壓啟動(dòng)電路,允許輸入電壓范圍為11~110V; ●工作頻率高達(dá)300kHz,外部可選用微型磁性元件和電容器; ●采用QSOP封裝,比SO-14封裝的同類芯片小43%; ●設(shè)計(jì)靈活簡單,可根據(jù)需要進(jìn)行設(shè)置: 電流限制、最大占空比、振蕩頻率、欠壓鎖存和軟啟動(dòng)等; ●具有外同步工作模式; ●精密的內(nèi)部基準(zhǔn)可保證在全溫范圍內(nèi)精
- 關(guān)鍵字: 電源控制器 MAX5003 PWM 模擬IC 電源
PWM 應(yīng)用中的低電壓反饋
- PWM 應(yīng)用中的低電壓反饋 作者:德州儀器 (TI) 電源控制產(chǎn)品部 Steve Mappus 就低電壓高電流電源應(yīng)用而言,開關(guān)式電源門極驅(qū)動(dòng)要求特別重要。由于幾個(gè) MOSFET 器件通常并聯(lián)以滿足特定設(shè)計(jì)的高電流規(guī)范要求,因此單一集成電路控制器與驅(qū)動(dòng)器解決方案的方便性就不再是可行的選擇。MOSFET 并聯(lián)可降低漏極到源極的導(dǎo)通電阻,并減少傳導(dǎo)損耗。但是,隨著并聯(lián)器件的增多,門極充電的要求也迅速提高。由于 MOSFET 的內(nèi)部阻抗大大低于驅(qū)動(dòng)級,因此與驅(qū)動(dòng)并聯(lián)組合相關(guān)的大多數(shù)功率損耗其形式都表現(xiàn)為
- 關(guān)鍵字: PWM 其他IC 制程
基于FPGA的毫米波多目標(biāo)信號形成技術(shù)的研究
- 毫米波多目標(biāo)信號發(fā)生器通過模擬的方法產(chǎn)生多種類型高精度的雷達(dá)多目標(biāo)回波信號,在實(shí)際雷達(dá)系統(tǒng)前端不具備的條件下對雷達(dá)系統(tǒng)后級進(jìn)行調(diào)試,便于制導(dǎo)武器的性能測試,大大加快新武器的研制進(jìn)程。毫米波多目標(biāo)信號產(chǎn)生的關(guān)鍵是要求回波信號距離分辨率極高,常規(guī)的多目標(biāo)信號產(chǎn)生方法如使用數(shù)字延時(shí)線產(chǎn)生多目標(biāo)之間的延時(shí),其控制不靈活,并且有些延時(shí)線需要接ECL電源,使用不方便也增加了設(shè)計(jì)的復(fù)雜度。使用分立元件實(shí)現(xiàn)延時(shí)則使電路元件過多,電路的穩(wěn)定性及延時(shí)的精確性也會(huì)大大降低。本文介紹一種新的產(chǎn)生毫米波雷達(dá)模擬器的多目標(biāo)信號的方法
- 關(guān)鍵字: FPGA
PWM 應(yīng)用中的低電壓反饋
- 就低電壓高電流電源應(yīng)用而言,開關(guān)式電源門極驅(qū)動(dòng)要求特別重要。由于幾個(gè) MOSFET 器件通常并聯(lián)以滿足特定設(shè)計(jì)的高電流規(guī)范要求,因此單一集成電路控制器與驅(qū)動(dòng)器解決方案的方便性就不再是可行的選擇。MOSFET 并聯(lián)可降低漏極到源極的導(dǎo)通電阻,并減少傳導(dǎo)損耗。但是,隨著并聯(lián)器件的增多,門極充電的要求也迅速提高。由于 MOSFET 的內(nèi)部阻抗大大低于驅(qū)動(dòng)級,因此與驅(qū)動(dòng)并聯(lián)組合相關(guān)的大多數(shù)功率損耗其形式都表現(xiàn)為控制器集成電路的散熱。因此,許多單片解決方案的驅(qū)動(dòng)級由于并聯(lián)組合的關(guān)系都無法有效地驅(qū)動(dòng)更高的門極充電。
- 關(guān)鍵字: PWM
FPGA 設(shè)計(jì)的四種常用思想與技巧
- 本文討論的四種常用FPGA/CPLD設(shè)計(jì)思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD 邏輯設(shè)計(jì)的內(nèi)在規(guī)律的體現(xiàn),合理地采用這些設(shè)計(jì)思想能在FPGA/CPLD設(shè)計(jì)工作種取得事半功倍的效果。 FPGA/CPLD的設(shè)計(jì)思想與技巧是一個(gè)非常大的話題,由于篇幅所限,本文僅介紹一些常用的設(shè)計(jì)思想與技巧,包括乒乓球操作、串并轉(zhuǎn)換、流水線操作和數(shù)據(jù)接口的同步方法。希望本文能引起工程師們的注意,如果能有意識地利用這些原則指導(dǎo)日后的設(shè)計(jì)工作,將取得事半功倍的效果! 乒乓操作
- 關(guān)鍵字: FPGA 嵌入式
大型設(shè)計(jì)中FPGA的多時(shí)鐘策略
- 利用FPGA 實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA 具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA 設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率、抖動(dòng)、最大時(shí)鐘數(shù)、異步時(shí)鐘設(shè)計(jì)和時(shí)鐘/數(shù)據(jù)關(guān)系。設(shè)計(jì)過程中最重要的一步是確定要用多少個(gè)不同的時(shí)鐘,以及如何進(jìn)行布線,本文將對這些設(shè)計(jì)策略深入闡述。 FPGA 設(shè)計(jì)的第一步是決定需要什么樣的時(shí)鐘速率,設(shè)計(jì)中最快的時(shí)鐘將確定FPGA 必須能處理的時(shí)鐘速率。最快時(shí)鐘速率由設(shè)計(jì)中兩個(gè)觸發(fā)器之間一個(gè)信號的傳輸時(shí)間P 來決定,如果P 大于時(shí)鐘周期T,則當(dāng)信號在一個(gè)觸發(fā)
- 關(guān)鍵字: FPGA 嵌入式
自適應(yīng)算術(shù)編碼的FPGA實(shí)現(xiàn)
- 算術(shù)編碼是一種無失真的編碼方法,能有效地壓縮信源冗余度,屬于熵編碼的一種。算術(shù)編碼的一個(gè)重要特點(diǎn)就是可以按分?jǐn)?shù)比特逼近信源熵,突破了Haffman編碼每個(gè)符號只不過能按整數(shù)個(gè)比特逼近信源熵的限制。對信源進(jìn)行算術(shù)編碼,往往需要兩個(gè)過程,第一個(gè)過程是建立信源概率表,第二個(gè)過程是對信源發(fā)出的符號序列進(jìn)行掃描編碼。而自適應(yīng)算術(shù)編碼在對符號序列進(jìn)行掃描的過程中,可一次完成上述兩個(gè)過程,即根據(jù)恰當(dāng)?shù)母怕使烙?jì)模型和當(dāng)前符號序列中各符號出現(xiàn)的頻率,自適應(yīng)地調(diào)整各符號的概率估計(jì)值,同時(shí)完成編碼。盡管從編碼效率上看不如已
- 關(guān)鍵字: FPGA 嵌入式
fpga-pwm介紹
您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473