fpga-to-asic 文章 進(jìn)入fpga-to-asic技術(shù)社區(qū)
Marvell在新加坡設(shè)立卓越運(yùn)營中心 加強(qiáng)對亞洲市場承諾
- Marvell 公司日前宣布在新加坡設(shè)立卓越運(yùn)營中心,該中心位于新加坡工業(yè)園核心地段——大成中心(Tai Seng Center)。Marvell公司在新加坡的業(yè)務(wù)歷經(jīng)二十多年的發(fā)展,已成為公司實(shí)現(xiàn)全球成功和可持續(xù)性成長的重要組成部分。作為Marvell公司在亞太地區(qū)的總部,這一全新的運(yùn)營中心將涵蓋包括分銷、采購、質(zhì)量控制、研發(fā)、產(chǎn)品測試工程、銷售和客戶支持在內(nèi)的各種職責(zé),還將對近期完成收購的Cavium 公司員工進(jìn)行整合?! arvell公司總裁兼CEO Matt Murphy (右五)出席新加坡
- 關(guān)鍵字: Marvell ASIC
Achronix出席2018世界集成電路大會并在人工智能與半導(dǎo)體專場發(fā)言
- 2018年10月22日--24日,Achronix半導(dǎo)體公司出席了在北京亦莊舉行的“2018北京微電子國際研討會暨IC WORLD大會(世界集成電路大會)”,公司亞太區(qū)總經(jīng)理羅煒亮(Eric Law)出席了大會的人工智能(AI)與半導(dǎo)體專場,并介紹了Achronix的Speedcore嵌入式FPGA(Speedcore eFPGA)在人工智能芯片設(shè)計(jì)中的諸多優(yōu)勢和廣泛應(yīng)用?! chronix亞太區(qū)總經(jīng)理羅煒亮在世界微電子大會人工智能專場上演講 2018北京微電子國際研討會的指導(dǎo)單位包括工業(yè)和信息化
- 關(guān)鍵字: Achronix FPGA
萊迪思拓展其超低功耗sensAI技術(shù)集合,為“實(shí)時在線”的終端AI應(yīng)用打造最佳解決方案
- 無論是作為協(xié)處理器、獨(dú)立的處理單元亦或是簡單的橋接,只要客戶尋求的價值定位是創(chuàng)新、快速上市、低延遲、靈活的IO以及可編程性,F(xiàn)PGA就有其獨(dú)特的優(yōu)勢。靈活I(lǐng)O可以在不同的應(yīng)用場景支持不同類別的傳感器甚至處理多個傳感器交互和融合。AI目前還在初步階段,我們預(yù)計(jì)神經(jīng)網(wǎng)絡(luò)引擎需要可編程性持續(xù)演進(jìn)和優(yōu)化。通用的MCU功耗和延遲一般會較高,加入固化的加速器雖然可以改善當(dāng)下的性能,在未來幾年內(nèi)不能持續(xù)優(yōu)化的缺陷會是個很大的限制。在新一版的CNN加速器IP, 我們針對了神經(jīng)網(wǎng)絡(luò)的需求來優(yōu)化了DRAM存儲器帶寬使得E
- 關(guān)鍵字: 萊迪思,F(xiàn)PGA
格芯宣布成立全資子公司Avera Semi,提供定制ASIC解決方案
- 格芯今日宣布成立全資子公司Avera Semiconductor LLC,致力于為各種應(yīng)用提供定制芯片解決方案。Avera Semi將充分利用與格芯的深厚聯(lián)系,提供14/12nm以及更成熟技術(shù)的ASIC產(chǎn)品,同時為客戶提供7nm及以下的新能力和替代代工工藝?! vera Semi擁有無與倫比的ASIC專業(yè)知識傳承,充分利用世界一流團(tuán)隊(duì),在過去25年中完成了2,000多項(xiàng)復(fù)雜設(shè)計(jì)。Avera Semi擁有850多名員工,年收入超過5億美元,14nm設(shè)計(jì)收入預(yù)計(jì)超過30億美元,具有十分顯著的優(yōu)勢,為客戶
- 關(guān)鍵字: 格芯 ASIC
中國芯片設(shè)計(jì)雙雄的崛起之路
- 半導(dǎo)體產(chǎn)業(yè)從來就不是單純的巿場經(jīng)濟(jì)產(chǎn)物,既便如美、日、韓及臺灣等也都不乏政府角色。但若把躋身全球前十強(qiáng),在中高端市場與蘋果、高通齊名,以及挾中低端市場優(yōu)勢,奪下手機(jī)芯片出貨量之冠的大陸IC設(shè)計(jì)雙雄:華為海思及紫光展銳的成功,若全歸因于政府政策的支持,則不免輕忽他們的未來潛力?! ∪A為總裁任正非說過,華為的成功不是歸功于政府支持,而是得益于全體員工的努力。展訊前董事長李力游也表示,我們的生存是靠市場不是靠國家扶持?!赶蚝1I學(xué)管理」一書中也提到,偉大的企業(yè)都不是憑空出現(xiàn)的,其背后的團(tuán)隊(duì)力量一定起了很大的支
- 關(guān)鍵字: 芯片 ASIC
格芯宣布成立全資子公司Avera Semi,提供定制ASIC解決方案
- 格芯今日宣布成立全資子公司Avera Semiconductor LLC,致力于為各種應(yīng)用提供定制芯片解決方案。Avera Semi將充分利用與格芯的深厚聯(lián)系,提供14/12nm以及更成熟技術(shù)的ASIC產(chǎn)品,同時為客戶提供7nm及以下的新能力和替代代工工藝?! vera Semi擁有無與倫比的ASIC專業(yè)知識傳承,充分利用世界一流團(tuán)隊(duì),在過去25年中完成了2,000多項(xiàng)復(fù)雜設(shè)計(jì)。Avera Semi擁有850多名員工,年收入超過5億美元,14nm設(shè)計(jì)收入預(yù)計(jì)超過30億美元,具有十分顯著的優(yōu)勢,為客戶
- 關(guān)鍵字: 格芯 ASIC
FPGA應(yīng)用供電設(shè)計(jì)一點(diǎn)通
- FPGA被廣泛應(yīng)用于各種產(chǎn)品,具有開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點(diǎn)。很多新型FPGA利用先進(jìn)的技術(shù)實(shí)現(xiàn)低功耗和高性能。他們通過新的制造工藝降低了內(nèi)核電壓,從而擴(kuò)大電源電壓范圍并提高電流量。很多FPGA對每個電源軌的供電需求不盡相同,而這些不同的電源有不同的電壓輸出和時序要求以及不同的噪聲靈敏度要求。電源模塊是滿足這些供電需求的理想選擇?! ∫粋€電源模塊包括控制器、FET、電感器和大部分無源器件,而這些器件都在一個封裝內(nèi),僅需外部配備輸入和輸出電容器即可完成系統(tǒng)設(shè)計(jì)。數(shù)字電源模
- 關(guān)鍵字: FPGA 電源模塊
一文了解FPGA蝶變之旅 原來它才是英特爾、英偉達(dá)的隱形對手?
- 一直在與自己賽跑的FPGA獨(dú)行俠——賽靈思(Xilinx),在其2018開發(fā)者大會(XDF)上重磅發(fā)布了業(yè)界7nm自適應(yīng)計(jì)算加速平臺 (ACAP)首款產(chǎn)品——Versal。賽靈思總裁及CEO Victor Peng在解釋Versal名稱意義時說,Versal寓意Versatile (多樣化的)+ Universal(通用的), 代表集多樣性和通用性一體,是一款可面向所有應(yīng)用、面向所有開發(fā)者的平臺級產(chǎn)品。而Versal的面世表明賽靈思已不再是單純的FPGA公司,而轉(zhuǎn)變成平臺公司。這也意味著賽靈思將不再囿
- 關(guān)鍵字: FPGA 英特爾 英偉達(dá)
萊迪思半導(dǎo)體公司任命Esam Elashmawi為首席營銷和戰(zhàn)略官
- 萊迪思半導(dǎo)體公司,客制化智能互連解決方案市場的領(lǐng)先供應(yīng)商,近日宣布任命Esam Elashmawi為首席營銷和戰(zhàn)略官,即日上任。Elashmawi先生將為萊迪思帶來他在銷售、市場營銷、戰(zhàn)略規(guī)劃和綜合管理等領(lǐng)域的豐富經(jīng)驗(yàn)。加入萊迪思之前,Elashmawi先生曾任Microsemi公司高級副總裁兼總經(jīng)理,管理公司的FPGA、存儲和時序解決方案產(chǎn)品線,業(yè)績出眾?! ∪R迪思總裁兼首席執(zhí)行官Jim Anderson表示:“正值公司吸引高層次人才之際,我們很高興Esam Elashmawi加入萊迪思領(lǐng)導(dǎo)團(tuán)隊(duì),擔(dān)
- 關(guān)鍵字: 萊迪思 FPGA
Xilinx變身平臺公司,面向數(shù)據(jù)中心和AI推出自適應(yīng)平臺
- Xilinx開發(fā)者大會(XDF)日前在京舉行,公司新總裁兼首席執(zhí)行官Victor Peng先生親臨會場,介紹了Xilinx(賽靈思)的戰(zhàn)略及轉(zhuǎn)型成果。 Victor說,他喜歡不斷設(shè)定目標(biāo),然后為此調(diào)整和轉(zhuǎn)變,去實(shí)現(xiàn)這個目標(biāo)。Xilinx現(xiàn)在不再定位為FPGA公司,而是定位為平臺公司,并宣布了一個全新的品類,即自適應(yīng)加速平臺ACAP?! ∫?yàn)殡S著數(shù)據(jù)爆炸,傳統(tǒng)市場和業(yè)務(wù)都受到了顛覆,而且還出現(xiàn)了人工智能,人們要以更加迅速地變化來滿足不斷變化的要求和標(biāo)準(zhǔn)。所以就像自然界能夠適應(yīng)環(huán)境的物種一樣,在數(shù)字世界
- 關(guān)鍵字: Xilinx FPGA
云端實(shí)時視頻流解決方案由賽靈思與華為率先在華提出
- 2018年10月12日,華為全聯(lián)接大會在上海召開,此次大會上自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.)、華為和 NGCodec宣布開發(fā)中國首款云端高效率視頻編碼 (HVEC) 解決方案。Xilinx開發(fā)了高度靈活的自適應(yīng)處理平臺,可以為從端到邊緣再到云的各種應(yīng)用的快速創(chuàng)新提供強(qiáng)大支持,它為此次方案的提出出了不少力。該解決方案獨(dú)家采用賽靈思 Virtex UltraScale+? FPGA 和 NGCodec 的全新 H.265 視頻編碼器。賽靈思 FPGA 助力 NGCode
- 關(guān)鍵字: Xilinx FPGA
貿(mào)澤9月新添300余新品
- 致力于快速引入新產(chǎn)品與新技術(shù)的業(yè)界知名分銷商貿(mào)澤電子 (MouserElectronics),首要任務(wù)是提供來自全球700多家廠商的新產(chǎn)品與技術(shù),幫助客戶設(shè)計(jì)出先進(jìn)產(chǎn)品,并加快產(chǎn)品上市速度。 貿(mào)澤2018年9月發(fā)布了超過302種新品,這些產(chǎn)品均可以當(dāng)天發(fā)貨。 貿(mào)澤上月引入的部分產(chǎn)品包括:Micron串行NOR閃存 Micron串行NOR閃存具有先進(jìn)的接口和低引腳數(shù),簡單易用,是適用于代碼映射應(yīng)用的簡單解決方案。先進(jìn)的安全技
- 關(guān)鍵字: FPGA 閃存
Arm聯(lián)手賽靈思FPGA提供免費(fèi)的Cortex-M處理器,助力開發(fā)人員拓展設(shè)計(jì)邊界
- Arm宣布與賽靈思攜手合作,通過Arm DesignStart項(xiàng)目將Arm Cortex-M處理器的優(yōu)勢帶入FPGA項(xiàng)目開發(fā),助力嵌入式開發(fā)人員快速、免費(fèi)、方便地獲取成熟的Arm IP?! ‰S著科技的持續(xù)快速發(fā)展和不斷突破,業(yè)界對產(chǎn)品設(shè)計(jì)靈活性的需求也隨之提升。據(jù)預(yù)測,2016年至2022年期間,現(xiàn)場可編程門陣列(FPGA)/可編程邏輯器件(PLD)出貨量將增長74%。*這一發(fā)展趨勢給OEM廠商帶來了更大壓力——他們需要以更快的速度和更少的投資開發(fā)靈活且基于應(yīng)用程序優(yōu)化的設(shè)計(jì)。為滿足這些需求,無論采用
- 關(guān)鍵字: Arm FPGA
GPU、FPGA、ASIC、TPU四大AI芯片“爭奇斗艷”
- AI芯片是當(dāng)前科技產(chǎn)業(yè)和社會關(guān)注的熱點(diǎn),也是AI技術(shù)發(fā)展過程中不可逾越的關(guān)鍵一環(huán),不管有什么好的AI算法,要想最終應(yīng)用,就必然要通過芯片實(shí)現(xiàn)?! ≌凙I芯片,就必須先對AI下一個定義。在萊迪斯半導(dǎo)體亞太區(qū)資深事業(yè)發(fā)展經(jīng)理陳英仁看來,“AI神經(jīng)網(wǎng)絡(luò)”不是簡單定義為某類產(chǎn)品,而是一個新的設(shè)計(jì)方法,“傳統(tǒng)的一些算法,是照規(guī)則、照邏輯的,神經(jīng)網(wǎng)絡(luò)是用數(shù)據(jù)訓(xùn)練出來的結(jié)果?!蹦墙裉煨【幘徒o大家剖析四大AI芯片?! ∷拇驛I芯片 GPU:又稱顯示核心、視覺處理器、顯示芯片,是一種專門在個人電腦、工作站、游戲機(jī)和一
- 關(guān)鍵字: GPU FPGA ASIC
超低功耗FPGA在可穿戴產(chǎn)品的應(yīng)用
- 實(shí)時在線的環(huán)境感知是許多可穿戴產(chǎn)品希望實(shí)現(xiàn)的功能。為了實(shí)現(xiàn)實(shí)時在線且準(zhǔn)確的傳感,通常采用兩級處理的方式來最小化功耗。第一級通常是超低功耗實(shí)時在線的推理引擎,用于執(zhí)行音頻、視頻或IMU檢測,而第二級,更耗電的應(yīng)用處理器保持在睡眠模式。當(dāng)檢測到預(yù)設(shè)的觸發(fā)情況(例如關(guān)鍵短語、有人出現(xiàn)或特定手勢)時,推理引擎喚醒應(yīng)用處理器。FPGA的并行處理能力和功耗被認(rèn)為非常適合低延遲和實(shí)時在線模式的推理功能。除了適用于各種互連應(yīng)用,iCE40 UltraPlus還具有1mW的超低功耗和WLCSP封裝,使其成為實(shí)時在線可穿
- 關(guān)鍵字: FPGA UltraPlus
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473