fpga 文章 進入fpga技術(shù)社區(qū)
FPGA到高速DRAM的接口設(shè)計(04-100)
- FPGA做為系統(tǒng)的核心元件正在更多的用于網(wǎng)絡(luò)、通信、存儲和高性能計算應(yīng)用中,在這些應(yīng)用中都需要復(fù)雜的數(shù)據(jù)處理。 所以,現(xiàn)在FPGA支持高速、外部存儲器接口是必須遵循的?,F(xiàn)在的FPGA具有直接接口各種高速存儲器件的專門特性。本文集中描述高速DRAM到FPGA的接口設(shè)計。 設(shè)計高速外部存儲器接口不是一件簡單的任務(wù)。例如,同步DRAM已發(fā)展成高性能、高密度存儲器并正在用于主機中。最新的DRAM存儲器—DDR SDRAM,DDR2和RLDRAM II支持頻率范圍達到133MHz(260
- 關(guān)鍵字: Altera FPGA DRAM
基于FPGA的液晶顯示控制器設(shè)計
- 液晶顯示器由于具有低壓、微功耗、顯示信息量大、體積小等特點,在移動通信終端、便攜計算機、GPS衛(wèi)星定位系統(tǒng)等領(lǐng)域有廣泛用途,成為使用量最大的顯示器件。液晶顯示控制器作為液晶驅(qū)動電路的核心部件通常由集成電路組成,通過為液晶顯示系統(tǒng)提供時序信號和顯示數(shù)據(jù)來實現(xiàn)液晶顯示。本設(shè)計是一種基于FPGA(現(xiàn)場可編程門陣列)的液晶顯示控制器。與集成電路控制器相比,F(xiàn)PGA更加靈活,可以針對小同的液晶顯示模塊更改時序信號和顯示數(shù)據(jù)。FPGA的集成度、復(fù)雜度和面積優(yōu)勢使得其日益成為一種頗具吸引力的高性價比ASIC替代方案
- 關(guān)鍵字: FPGA 液晶
基于SoC的AC'97技術(shù)硬件設(shè)計
- 引言 符合Audio Codec'97協(xié)議(簡稱AC'97,是由Intel公司提出的數(shù)字音頻處理協(xié)議)的音頻控制器不但廣泛應(yīng)用于個人電腦聲卡,并且為個人信息終端設(shè)備的SOC(如Intel的PXA250)提供音頻解決方案。本文設(shè)計的音頻控制器可為DSP內(nèi)核提供數(shù)字音頻接口。全文在介紹音頻控制器結(jié)構(gòu)的同時,著重強調(diào)其與內(nèi)核之間數(shù)據(jù)的協(xié)調(diào)傳輸,并給出基于FPGA實現(xiàn)SoC內(nèi)核仿真環(huán)境對音頻控制器進行功能測試的方法。 音頻控制器的結(jié)構(gòu)和原理 AC'97系統(tǒng)由音頻編解碼器(Codec)和音頻控
- 關(guān)鍵字: 數(shù)字音頻 接口 DSP FPGA SoC 內(nèi)存
四種常用FPGA/CPLD設(shè)計思想與技巧之流水線操作
- FPGA/CPLD設(shè)計思想與技巧之流水線操作本系列討論的四種常用FPGA/CPLD設(shè)計思想與技巧:乒乓操作、串并轉(zhuǎn)換、流...
- 關(guān)鍵字: CPLD設(shè)計 FPGA 流水線操作 設(shè)計思想 串并轉(zhuǎn)換 RAKE接收機 單流 設(shè)計手段 流水線設(shè)計 操作時間
四種常用FPGA/CPLD設(shè)計思想與技巧之乒乓操作
- FPGA
- 關(guān)鍵字: CPLD設(shè)計 FPGA 乒乓 Xilinx Altera Lattice actel 操作 系統(tǒng)設(shè)計 思想
FPGA可滿足SMPTE視頻標(biāo)準(zhǔn)對更高速率的需求
- 主題:FPGA可滿足SMPTE視頻標(biāo)準(zhǔn)對更高速率的需求SMPTE又制定了通常稱為SMPTE292M的標(biāo)準(zhǔn),支持非壓縮的HDTV視...
- 關(guān)鍵字: SMPTE FPGA 視頻格式 視頻轉(zhuǎn)換 速率 串行傳輸 數(shù)字電影標(biāo)準(zhǔn) HD 模擬音頻 視頻內(nèi)容
FPGA在多制式視頻轉(zhuǎn)換系統(tǒng)中的應(yīng)用
- FPGA
- 關(guān)鍵字: FPGA 視頻轉(zhuǎn)換 多制式 Xilinx Altera Lattice CPLD actel 系統(tǒng)設(shè)計 kinsen
在Virtex-5 FPGA中使用CRC硬模塊
- 數(shù)據(jù)損壞是與數(shù)據(jù)傳輸和存儲有關(guān)的首要問題。只要是在通道上傳輸數(shù)據(jù),就總會有出現(xiàn)某些錯誤的有限概率。 關(guān)鍵是接收模塊要能區(qū)分無錯消息和有錯消息。檢錯有多種方法,其中大多數(shù)都是專門為此目的引入冗余位。數(shù)據(jù)通信中常用的檢錯方法包括奇偶碼、漢明碼和循環(huán)冗余校驗(CRC),其中CRC使用最廣泛。 CRC根據(jù)一個給定的數(shù)據(jù)位組算出,然后在傳輸或存儲之前附加到數(shù)據(jù)幀尾部。接收或檢索到幀后,對其內(nèi)容重新計算CRC,以此來驗證其有效性,確保數(shù)據(jù)無誤。 本文簡述CRC計算所依據(jù)的原理,并且探討用線性反饋
- 關(guān)鍵字: FPGA
基于FPGA的數(shù)字音頻廣播信道編碼器的實現(xiàn)
- 摘要:介紹了數(shù)字音頻廣播(DAB)信道編碼的原理和關(guān)鍵技術(shù),并應(yīng)用單片F(xiàn)LEX10K100系列FPGA實現(xiàn)DAB信道編碼器。 關(guān)鍵詞:數(shù)字音頻廣播(DAB) 信道編碼 FPGA 1 數(shù)字音頻廣播(DAB)發(fā)射系統(tǒng)及信道編碼器 DAB是繼調(diào)幅和調(diào)頻廣播之后的第三代廣播體系。與模擬廣播相比它不僅可以提供高質(zhì)量的聲音信號(CD音質(zhì)),也可以提供數(shù)據(jù)、圖像等多種其他附加服務(wù)。它可以保護在高速移動接收時的聲音質(zhì)量,具有很強的抗干擾能力,在同要瓣頻帶寬度和環(huán)境下,DAB可以提供高質(zhì)量的多種多樣的
- 關(guān)鍵字: 數(shù)字音頻 FPGA DAB 編碼器
Xilinx FPGA適應(yīng)不斷變化的廣播視頻潮流
- 電視臺的演播室需要在不替換龐大的以同軸電纜構(gòu)建的基礎(chǔ)架構(gòu)的情況下,將模擬音頻和視頻轉(zhuǎn)換為數(shù)字音頻和視頻,這樣就逐漸形成了傳輸非壓縮標(biāo)清視頻的串行數(shù)字接口(SDI)協(xié)議。如今,出于重新利用同軸電纜的同樣目的,日益增長的屏幕分辨率和相關(guān)數(shù)據(jù)速率衍生出了若干新的串行數(shù)據(jù)通信格式。 首先出現(xiàn)的是SDI標(biāo)準(zhǔn),通常稱為SMPTE 259M標(biāo)準(zhǔn),這是由電影與電視工程師協(xié)會(SMPTE)制定的,于1989年開始商業(yè)應(yīng)用。在最初推出之際,用于接口的主要芯片是由ASSP芯片制造商提供的。SDI名義上的數(shù)據(jù)速率是27
- 關(guān)鍵字: Xilinx FPGA
透視 FPGA 的安全性
- 今天的設(shè)計人員已經(jīng)在許多不同的領(lǐng)域中選擇FPGA作為首選的解決方案。這些FPGA器件早已超越了原本作為原型設(shè)計工具的范疇,逐漸用于生產(chǎn)應(yīng)用中,尤其是消費電子和汽車電子等領(lǐng)域。據(jù)Gartner Dataquest市場研究公司指出,F(xiàn)PGA器件在汽車應(yīng)用中的使用規(guī)模從2002到2005年增加約七倍。 這個增長在很大程度上是來自于FPGA本身的特點。由于象全球定位系統(tǒng) (GPS) 導(dǎo)航裝置和DVD播放機之類設(shè)備的產(chǎn)品壽命相對較短,因此縮短其開發(fā)周期變得非常重要。可編程邏輯便可為設(shè)計人員提供所需的靈活性
- 關(guān)鍵字: FPGA 汽車 Flash
面向FPGA的ESL工具
- 邏輯設(shè)計領(lǐng)域正發(fā)生著根本變化,新一代設(shè)計工具能夠幫助軟件開發(fā)者將其算法表達直接轉(zhuǎn)換成硬件,而無需學(xué)習(xí)傳統(tǒng)的硬件設(shè)計技術(shù)。這些工具及相關(guān)設(shè)計方法學(xué)一起被歸類為電子系統(tǒng)級 (ESL) 設(shè)計,廣義上指從比目前主流的寄存器傳輸級 (RTL) 更高的抽象級別上開始的系統(tǒng)設(shè)計與驗證方法學(xué)。與硬件語言如 Verilog 和 VHDL比起來,ESL 設(shè)計語言在語法和語義上與流行的 ANSI C 比較接近。 ESL 與 FPGA 的關(guān)系 ESL 工具已經(jīng)存在了一段時間,而許多人覺得這些工具主要專注于 ASI
- 關(guān)鍵字: FPGA ESL
寬頻帶數(shù)字鎖相環(huán)的設(shè)計及基于FPGA的實現(xiàn)
- 本文簡要介紹了在FPGA中實現(xiàn)全數(shù)字鎖相環(huán)(DPLL)的原理與方法,以解決在同步串行數(shù)據(jù)通信時的同步時鐘不穩(wěn)定時的快速恢復(fù)問題; 并重點介紹了采用可控模數(shù)分頻器實現(xiàn)的數(shù)字鎖相環(huán)中寬頻帶捕獲的方法與實現(xiàn)過程。
- 關(guān)鍵字: DPLL FPGA 數(shù)字環(huán)路濾波器 時鐘恢復(fù) 寬頻帶
將DSP設(shè)計擴展為異構(gòu)硬件平臺
- 您可以在自動流程中將一個 FPGA 協(xié)處理器添加到 DSP 系統(tǒng)中。 視頻、影像和電信市場的標(biāo)準(zhǔn)推動了異構(gòu)可重配置 DSP 硬件平臺的使用。就本文而言,這些平臺包括 DSP 處理器和 FPGA,它們提供的現(xiàn)成硬件解決方案可以解決視頻、影像和電信設(shè)計中的重大難題,但仍不失產(chǎn)品差異化所需的足夠的可定制性。 據(jù)市場研究公司 Forward Concepts 于 2005 年發(fā)表的一則調(diào)查報告(圖 1)稱,選擇處理器和 FPGA 的主要標(biāo)準(zhǔn)不是器件本身,而是開發(fā)它們的工具。這一概念對于包含 FPG
- 關(guān)鍵字: FPGA DSP
AC-Link數(shù)字音頻VHDL編/解碼的FPGA設(shè)計
- 引言 數(shù)字音頻處理是指為真實再現(xiàn)聲音的逼真效果而對音頻進行的編解碼處理技術(shù),它是寬帶網(wǎng)絡(luò)多媒體、移動多媒體通信的關(guān)鍵技術(shù).Audio Codec′97(音頻數(shù)字信號編/解碼器)是其中一種用于聲音錄放的技術(shù)標(biāo)準(zhǔn),簡稱AC′97. AC′97采用雙集成結(jié)構(gòu),即Digital Controller(數(shù)字信號控制器)和Audio Codec(音頻編解碼),使模/數(shù)轉(zhuǎn)換器ADC和數(shù)?模轉(zhuǎn)換器DAC轉(zhuǎn)換模塊獨立,盡可能降低EMI(電磁干擾)的影響。 利用FPGA,可
- 關(guān)鍵字: FPGA VHDL
fpga介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細 ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473