首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> mcu-fpga

Altera客戶樹立業(yè)界里程碑—采用Stratix 10 FPGA和SoC,內(nèi)核性能提高了兩倍

  •   Altera公司 (Nasdaq: ALTR)于2014年5月7日宣布,與前一代高性能可編程器件相比,Stratix? 10 FPGA和SoC客戶設(shè)計的內(nèi)核性能成功提高了兩倍。Altera與幾家早期試用客戶在多個市場領(lǐng)域密切合作,使用Stratix 10性能評估工具測試了他們的下一代設(shè)計??蛻羲w會到的FPGA內(nèi)核性能突破源自Intel 14 nm三柵極工藝技術(shù)以及革命性的Stratix 10 HyperFlex?體系結(jié)構(gòu)。   HyperFlex是Altera為Strati
  • 關(guān)鍵字: Altera  FPGA  SoC  

第二代基于ARM Cortex-M4的飛思卡爾MCU的電源效率達(dá)到新水平

  •   飛思卡爾半導(dǎo)體日前宣布擴(kuò)大其現(xiàn)有的Kinetis K1x、K2x和K6x MCU,推出新一代旗艦Kinetis K系列MCU—Kinetis K0x MCU系列。此外,飛思卡爾還擴(kuò)展了其面向整個Kinetis產(chǎn)品線的支持軟件,為客戶提供廣泛的MCU軟件和工具支持,其中包括Kinetis軟件開發(fā)套件和Kinetis Design Studio IDE。
  • 關(guān)鍵字: 飛思卡爾  Kinetis  MCU  201405  

基于FPGA和CAN總線的飛行模擬器通信接口設(shè)計

  • 摘要:在飛行模擬器的設(shè)計中,為了使數(shù)據(jù)能夠快速有效地在飛行模擬器的各個模塊之間進(jìn)行高速傳遞,提出了一種使用FPGA作為CAN總線節(jié)點結(jié)構(gòu)中的核心處理器的設(shè)計方法,并完成了飛行模擬器通信接口的軟硬件設(shè)計。采用Verilog HDL進(jìn)行編程,能夠完成對SJA1000總線控制器的有效讀寫。實際測試表明,相較于單片機(jī)作為處理器,本設(shè)計可擴(kuò)展性好,易于修改和移植,能降低模擬器成本。 飛行模擬器是現(xiàn)代飛行員訓(xùn)練的必需設(shè)備,它是一種由計算機(jī)實時控制、多系統(tǒng)協(xié)調(diào)工作、能模擬真實飛行環(huán)境的模擬設(shè)備。相較于利用飛機(jī)的飛行訓(xùn)
  • 關(guān)鍵字: FPGA  CAN  

FPGA對可穿戴及移動具有天然優(yōu)勢

  •   可穿戴幾乎是全新的領(lǐng)域,它們所需的基本元器件業(yè)界都已有,但是真正去實現(xiàn)的時候,無論手環(huán)、手表、眼鏡等五花八門的產(chǎn)品,標(biāo)準(zhǔn)還沒有定下來,而且其概念和應(yīng)用還在擴(kuò)展,例如用于企業(yè)內(nèi)部的管理、生產(chǎn)線(像考核工人的違章)等。
  • 關(guān)鍵字: FPGA  MCU  京微雅格  201405  

SPB嵌入式音頻處理系統(tǒng)設(shè)計

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: FPGA  SPB  連接器  NanoBoard3000  AltiumDesigner  

一款嵌入式數(shù)字存儲示波器設(shè)計方案

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: ILI9230  FPGA  數(shù)據(jù)處理  數(shù)字存儲示波器  TMS320F2812  

基于FPGA的嵌入式音頻處理系統(tǒng)設(shè)計

  • FPGA嵌入式設(shè)計中,常通過軟件編程的方式來訪問或者控制某些外圍設(shè)備.電路設(shè)計軟件Altium Designer的軟件平臺構(gòu)建器(SPB)是一個包含了用于創(chuàng)建復(fù)雜軟件系統(tǒng)所需的所有驅(qū)動和服務(wù)程序的軟件構(gòu)架.SPB中的軟件IP模塊可以屏蔽底層細(xì)節(jié),為FPGA嵌入式設(shè)計的快速開發(fā)提供便利,提高研發(fā)效率.介紹了基于SPB的FPGA嵌入式設(shè)計關(guān)鍵技術(shù),并在智能開發(fā)平臺NanoBoard 3000上實現(xiàn)了基于SPB的嵌入式音頻處理系統(tǒng)設(shè)計. 0 引言 FPGA(Field Programmable Gate A
  • 關(guān)鍵字: FPGA  NanoBoard  

FPGA牛人的經(jīng)驗分享

  •   這里我談?wù)勎业囊恍┙?jīng)驗和大家分享,希望能對IC設(shè)計的新手有一定的幫助,能使得他們能少走一些彎路!   在IC工業(yè)中有許多不同的領(lǐng)域,IC設(shè)計者的特征也會有些不同。在A領(lǐng)域的一個好的IC設(shè)計者也許會花很長時間去熟悉B領(lǐng)域的知識。在我們職業(yè)生涯的開始,我們應(yīng)該問我們自己一些問題,我們想要成為怎樣的IC設(shè)計者?消費?PC外圍?通信?微處理器或DSP?等等?   IC設(shè)計的基本規(guī)則和流程是一樣的,無論啥樣的都會加到其中。HDL,FPGA和軟件等是幫助我們理解芯片的最好工具。IC的靈魂是知識。因此我們遇到的
  • 關(guān)鍵字: FPGA  嵌入式  

一個基于MCU內(nèi)核的時鐘系統(tǒng)設(shè)計

  • 摘要:介紹了一個基于MCU內(nèi)核的時鐘系統(tǒng)的設(shè)計,給出了其電路結(jié)構(gòu)并詳細(xì)地分析了系統(tǒng)的工作原理。該系統(tǒng)能生成兩相不重疊時鐘,利用靜態(tài)鎖存器保存動態(tài)信息,提供三種電源管理方式以適應(yīng)低功耗應(yīng)用。在上華(CSMC)0.6μm工藝庫下,利用Cadence EDA工具對電路進(jìn)行了仿真,仿真結(jié)果驗證了設(shè)計的準(zhǔn)確性。 關(guān)鍵詞:微控制器 時鐘系統(tǒng) 兩相不重疊時鐘 時鐘系統(tǒng)是微控制器(MCU)的一個重要部分,它產(chǎn)生的時鐘信號要貫穿整個芯片。時鐘系統(tǒng)設(shè)計得好壞關(guān)系到芯片能否正常工作。    
  • 關(guān)鍵字: MCU  時鐘  

一種基于FPGA的高光效單片彩色LCD投影機(jī)設(shè)計

  • 引言 顯示技術(shù)正朝著大屏幕、高清晰度、高亮度和高分辨率的方向發(fā)展。通常說來,將屏幕顯示面對角線尺寸在1米(40英寸)以上的顯示稱為大屏幕顯示。投影機(jī)作為一種重要的顯示設(shè)備,已經(jīng)廣泛地應(yīng)用到了金融、教育、企業(yè)、軍事等多個領(lǐng)域,它所具有的大幅面、高清晰多媒體演示功能,使信息的傳遞具有更好的效果。目前,市面上的主流產(chǎn)品是三片式LCD投影機(jī)和DLP投影機(jī),其中,三片式LCD投影機(jī)的市場份額高達(dá)三分之二。 然而,投影機(jī)的主要采購者絕大多數(shù)是政府部門、企業(yè)和高校。無論是三片式LCD投影機(jī)還是DLP投影機(jī),其高昂的
  • 關(guān)鍵字: FPGA  LCD  

Xilinx推出業(yè)界首款“軟”定義網(wǎng)絡(luò)解決方案

  •   All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (NASDAQ: XLNX) 2014年4月1日在拉斯維加斯舉行的Interop 2014 網(wǎng)絡(luò)通訊展會上宣布推出業(yè)界首款“軟”定義網(wǎng)絡(luò)(“Softly” Defined Networks)解決方案,將可編程能力和智能化功能從控制層擴(kuò)展至數(shù)據(jù)層。全新SDNet軟件定義規(guī)范環(huán)境可實現(xiàn)可編程數(shù)據(jù)層功能設(shè)計,而且功能規(guī)范可自動編譯到賽靈思的All Programmable FPGA和SoC中。
  • 關(guān)鍵字: 賽靈思  SDNet  FPGA  

Xilinx聯(lián)手中國學(xué)術(shù)界加速中國未來網(wǎng)絡(luò)發(fā)展

  •   All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (NASDAQ: XLNX)今天在位于盤古大觀七星寫字樓的北京辦公室面對中國通訊及電子行業(yè)媒體舉行了“賽靈思SDNet(Software Defined Specification Environment for Networking)解決方案媒體見面會”。賽靈思公司負(fù)責(zé)通信IP 和服務(wù)的全球高級副總裁Nick Possley 為媒體們?nèi)娼榻B了賽靈思推出的業(yè)界首款“軟”定義網(wǎng)絡(luò)(&ld
  • 關(guān)鍵字: 賽靈思  SDNet  FPGA  

實現(xiàn)MIPI DSI發(fā)送橋接 FPGA滲透中低階手機(jī)

  • FPGA從生來面向移動市場時候就有很大的困難,但這并沒有妨礙其一直努力的決心,其實早在幾年前,就有一些小規(guī)模的FPGA廠商以移動領(lǐng)域為主戰(zhàn)場,并且還取得了很大的進(jìn)步。Lattice也在致力于這項工作,不知其他兩個競爭做何感想。
  • 關(guān)鍵字: MIPI  FPGA  

脈沖壓縮技術(shù)簡介及其基于FPGA的設(shè)計

  • 脈沖壓縮技術(shù)是指對雷達(dá)發(fā)射的寬脈沖信號進(jìn)行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對回波寬脈沖信號進(jìn)行脈沖壓縮處理后得到窄脈沖的實現(xiàn)過程。脈沖壓縮有效地解決了雷達(dá)作用距離與距離分辨率之間的矛盾,可以在保證雷達(dá)在一定作用距離下提高距離分辨率。 線性調(diào)頻信號的脈沖壓縮 脈沖壓縮的過程是通過對接收信號s(t)與匹配濾波器的脈沖響應(yīng)h(t)求卷積的方法實現(xiàn)的。而處理數(shù)字信號時,脈壓過程是通過對回波序列s(n)與匹配濾波器的脈沖響應(yīng)序列h(n)求卷積來實現(xiàn)的。匹配濾波器的輸出為:  
  • 關(guān)鍵字: 脈沖壓縮技術(shù)  FPGA  

你應(yīng)該知道點高速GTX技術(shù)

  •   eSATA接口只有幾根線為什么那么快?連上網(wǎng)線顯示的1Gbps是不是很令人興奮!沒錯他們都用了高速GTX技術(shù),GTX全稱為Gigabit?Transceiver即吉bit收發(fā)器,是為了滿足現(xiàn)代數(shù)字處理技術(shù)和計算技術(shù)龐大數(shù)據(jù)的高速、實時的傳輸,目前主要應(yīng)用在片間通信(兩片F(xiàn)PGA之間,F(xiàn)PGA與DSP之間等)、板間通信(電腦主板與交換機(jī),硬盤與主板等)等。傳統(tǒng)的并并行傳輸技術(shù)存在抗干擾能力低,同步能力差,傳輸速率低和信號質(zhì)量差等問題。GTX目前的線速度范圍為1Gbps~12Gbps,有效負(fù)載范
  • 關(guān)鍵字: GTX  FPGA  DSP  
共9871條 221/659 |‹ « 219 220 221 222 223 224 225 226 227 228 » ›|

mcu-fpga介紹

您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473