首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> mcu-fpga

FPGA如何改變改變嵌入設(shè)計格局?

  •   由于經(jīng)濟(jì)下滑損及開發(fā)預(yù)算減少,嵌入系統(tǒng)設(shè)計者正在轉(zhuǎn)向FPGA(現(xiàn)場可編程門陣列)技術(shù),以縮減開發(fā)周期、對抗設(shè)備老化以及簡化產(chǎn)品升級。通過采用數(shù)量龐大且不斷增加的FPGA開發(fā)工具、可重用邏輯單元以及市售商用模塊,設(shè)計者可以構(gòu)思出高性能嵌入系統(tǒng),并且能夠根據(jù)需求變化作重新配置,從而盡量減少對工程和制造的影響。過去,電路板設(shè)計者使用這些器件作系統(tǒng)元件之間的互連,但最新的高密度產(chǎn)品也可以替代一個典型嵌入項目中的處理器、內(nèi)存、定制邏輯及很多外設(shè)。盡管它有能力改變嵌入架構(gòu),設(shè)計者仍應(yīng)分析性能、功率和成本局限,以確
  • 關(guān)鍵字: Xilinx  FPGA  

在FPGA中植入嵌入式系統(tǒng)

  • 在FPGA中植入嵌入式系統(tǒng),如今,由于可編程器件(如FPGA)容量大、性能高、成本相對較低的特性,這種平衡又在發(fā)生變化,以前硬件設(shè)計元素(如處理器及其外圍器件和邏輯塊)也可以轉(zhuǎn)移到軟領(lǐng)域(圖1)。因此,在整個開發(fā)周期內(nèi),靈活性可能更大,更改
  • 關(guān)鍵字: 系統(tǒng)  嵌入式  植入  FPGA  

基于FPGA和TFT彩屏液晶的便攜示波器設(shè)計

  • 摘要:設(shè)計了以FPGA為核心采集模塊,以單片機(jī)為顯示控制核心,以TFT彩屏液晶為顯示器件的便攜數(shù)字存儲示波器。通過異步FIFO實(shí)現(xiàn)了FPGA中高速數(shù)據(jù)流與單片機(jī)處理速度之間的速率匹配。以三總線結(jié)構(gòu)以及控制信號的握手協(xié)
  • 關(guān)鍵字: FPGA  TFT  彩屏  便攜    

Altera MIPS聯(lián)手SLS發(fā)布業(yè)界首款FPGA軟核處理器

  •   近日Altera公司、MIPS科技公司以及System Level Solutions (SLS) 公司聯(lián)合推出了MIPS-Based?、FPGA優(yōu)化軟核處理器,適用于Altera FPGA以及ASIC器件。MP32處理器是MIPS?兼容應(yīng)用類處理器,繼承了業(yè)界規(guī)模最大的軟件開發(fā)工具以及操作系統(tǒng)支持生態(tài)系統(tǒng)。MP32處理器是業(yè)界第一款基于FPGA的軟核處理器,由Wind River公司的VxWorks RTOS和MIPS Navigator ICS軟件開發(fā)套裝提供支持。
  • 關(guān)鍵字: Altera  FPGA  

FAE講堂:提升創(chuàng)造力的數(shù)字設(shè)計工具 FPGA Editor

  •   工程師在設(shè)計過程中,經(jīng)常需要一定的創(chuàng)造力(你不妨稱之為數(shù)字管道膠帶)才能夠保證設(shè)計的順利完成。過去8年時間里,我曾經(jīng)目睹許多優(yōu)秀工程師利用這一方法出色地完成了許多工作,而他們采用的最主要工具就是 FPGA Editor。   利用FPGA Editor,你可以察看完成的設(shè)計并確定是否在FPGA構(gòu)造一級真正實(shí)現(xiàn)了設(shè)計意圖 – 而這對于任何工程師或現(xiàn)場應(yīng)用工程師來說都是非常需要的。假設(shè)你拿到協(xié)作者的設(shè)計,需要對其進(jìn)行修改,但他們的 HDL源代碼非常難于理解,或者根本沒有任何注釋或文檔。也許你
  • 關(guān)鍵字: Xilinx  FPGA  設(shè)計工具  

安森美推出精密混合信號微控制器

  •   應(yīng)用于高能效電子產(chǎn)品的首要高性能硅方案供應(yīng)商安森美半導(dǎo)體(ON Semiconductor,美國納斯達(dá)克上市代號:ONNN)推出用于精密測量及監(jiān)測的混合信號微控制器(MCU新系列)的首款產(chǎn)品Q32M210。高集成度Q32M210設(shè)計用于便攜感測應(yīng)用,基于ARM? Cortex?-M3處理器構(gòu)建而成,獨(dú)特地結(jié)合了高精度性能、可預(yù)測工作及優(yōu)異的電源能效。  
  • 關(guān)鍵字: 安森美  MCU  Q32M210  

基于ARM和FPGA的線陣CCD測徑系統(tǒng)的設(shè)計

  • 近幾年來,電線、電纜、光纖等產(chǎn)品的需求量大大增加,外徑尺寸的質(zhì)量控制成為許多生產(chǎn)廠家急需解決的問題。傳統(tǒng) ...
  • 關(guān)鍵字: ARM  FPGA  線陣CCD測徑系統(tǒng)  

晶心科技發(fā)表最新入門款32位處理器N801

  • 日前,晶心科技 (Andes)正式發(fā)表最新入門款32位處理器Andes Core N801,以因應(yīng)8位MCU應(yīng)用升級的龐大需求。 該產(chǎn)品不僅在省電效率(Power Efficiency)方面可達(dá)75 DMIPS/m Watt,高于一般8位 MCU 70倍以上的效率,而且只需14 K Gates。
  • 關(guān)鍵字: 晶心科技  MCU  N801  

Altera在FPGA上導(dǎo)入光傳輸

  •   LSI接口終于要實(shí)現(xiàn)“光纖”化了。美國阿爾特拉(Altera)公布了在FPGA中導(dǎo)入光纖接口的計劃。預(yù)定在2011年內(nèi)采用試制芯片進(jìn)行演示,2012年以后產(chǎn)品化。產(chǎn)品主要面向高清視頻傳輸、云計算、三維游戲以及高性能視頻監(jiān)控等用途。在這些產(chǎn)品中,除了主板上的LSI間布線外,還可廣泛地用于機(jī)殼內(nèi)布線等用途。  
  • 關(guān)鍵字: Altera  FPGA  

優(yōu)化FIR數(shù)字濾波器的FPGA實(shí)現(xiàn)

  • 摘要:基于提高速度和減少面積的理念,對傳統(tǒng)的FIR數(shù)字濾波器進(jìn)行改良??紤]到FPGA的實(shí)現(xiàn)特點(diǎn),研究并設(shè)計了采用Radix-2的Booth算法乘法器以及結(jié)合了CSA加法器和樹型結(jié)構(gòu)的快速加法器,并成功應(yīng)用于FIR數(shù)字濾波器的設(shè)
  • 關(guān)鍵字: FPGA  FIR  數(shù)字濾波器    

工程師談MCU的綠色設(shè)計概念

  •   面對市場上琳瑯滿目的MCU(微控制器)產(chǎn)品,工程師選擇時主要考慮哪些因素?“綠色設(shè)計”正當(dāng)?shù)?,工程師行業(yè)內(nèi)所談的綠色設(shè)計概念到底如何? MCU市場中,目前產(chǎn)品呈現(xiàn)哪些特點(diǎn)?為什么8位市場并沒有向很多分析家所判斷的那樣迅速被拋棄,而是充滿了活力?“減碳”和“綠色”正成為社會共識,因此用戶也要求MCU廠家提供“綠色MCU”,這“綠”又體現(xiàn)在哪些方面? 
  • 關(guān)鍵字: MCU  TCO  

第二代串行 RapidIO 和低成本、低功耗的 FPGA

  • 過去,F(xiàn)PGA在系統(tǒng)設(shè)計中發(fā)揮了重要作用,但現(xiàn)在還需要新的性能,同時需要降低整個系統(tǒng)的構(gòu)建和運(yùn)營成本。功能豐富、低成本的FPGA實(shí)現(xiàn)了快速的產(chǎn)品上市時間與較短的投資回報周期,并且擁有能夠適應(yīng)不斷發(fā)展的標(biāo)準(zhǔn)的靈活性和性能。系統(tǒng)/設(shè)計工程師現(xiàn)在還擁有了一個令人興奮的、改進(jìn)的工具集來解決不斷演進(jìn)的信號處理市場的挑戰(zhàn)。
  • 關(guān)鍵字: RapidIO  FPGA  串行  低功耗    

FPGA在嵌入式系統(tǒng)中的開發(fā)方向

  • FPGA在嵌入式系統(tǒng)中的開發(fā)方向,早期的嵌入式系統(tǒng)一般是以通用處理器或單片機(jī)為核心,在外圍電路中加入存儲器、功率驅(qū)動器、通信接口、顯示接口、人機(jī)輸入接口等外圍接口,再加上應(yīng)用軟件,有些還加上了嵌入式操作系統(tǒng),從而構(gòu)成完整的系統(tǒng)?! ‰S
  • 關(guān)鍵字: 方向  開發(fā)  系統(tǒng)  嵌入式  FPGA  

在賽靈思FPGA設(shè)計中保留可重復(fù)結(jié)果

  •   滿足設(shè)計的時序要求本身已非易事,而要實(shí)現(xiàn)某項設(shè)計的整體時序具有完全可重復(fù)性有時候卻是不可能的任務(wù)。幸運(yùn)的是,設(shè)計人員可以借助有助于實(shí)現(xiàn)可重復(fù)時序結(jié)果的設(shè)計流程概念。影響最大的四個方面分別是 HDL 設(shè)計實(shí)踐、綜合優(yōu)化、平面布局和實(shí)施方案。   就獲得可重復(fù)結(jié)果而言,資源利用和頻率要求都很高的設(shè)計是最大的挑戰(zhàn)。它們也是可重復(fù)結(jié)果流程需求最高的設(shè)計。得到可重復(fù)結(jié)果的第一步是在 HDL設(shè)計階段運(yùn)用設(shè)計合理的實(shí)踐。遵循出色的分層邊界實(shí)踐有助于保持邏輯整體性,而這在設(shè)計變更時有助于保持可重復(fù)結(jié)果。一條不錯的規(guī)
  • 關(guān)鍵字: Xilinx  FPGA  

基于賽靈思Virtex-5 FPGA的LTE仿真器實(shí)現(xiàn)

  •   功能強(qiáng)大的可編程邏輯平臺使得Prisma Engineering公司能夠針對所有蜂窩網(wǎng)絡(luò)提供可重配置無線測試設(shè)備。長期演進(jìn)(LTE)是移動寬帶的最3GPP標(biāo)準(zhǔn),它打破了現(xiàn)有蜂窩網(wǎng)絡(luò)的固有模式。LTE與前代UMTS和GSM標(biāo)準(zhǔn)相比,除采用高頻譜效率的射頻技術(shù)外,其架構(gòu)還得到了大幅簡化。LTE系統(tǒng)的無線接入部分Node-B,是連接無線電和整個互聯(lián)網(wǎng)協(xié)議核心網(wǎng)絡(luò)之間的邊緣設(shè)備。這種架構(gòu)無法監(jiān)測和測試等效于UMTS中間鏈路上的元件。必須通過無線電接口,才能有效地測試LTE網(wǎng)絡(luò)元件。   這正是Prisma
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-5  
共9875條 431/659 |‹ « 429 430 431 432 433 434 435 436 437 438 » ›|

mcu-fpga介紹

您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473