首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> rf-fpga

RF和微波濾波器的選擇

  • 在不了解會(huì)受到何種損害的情況下,具備高深的數(shù)字電子知識(shí)的設(shè)計(jì)師發(fā)現(xiàn),當(dāng)需要給無線器件確定濾波器參數(shù)時(shí),急需復(fù)習(xí)射頻基礎(chǔ)知識(shí)。如果沒有考慮濾波器類型和最低技術(shù)規(guī)格要求方面的基本要素,可能導(dǎo)致產(chǎn)品不能通過
  • 關(guān)鍵字: 選擇  濾波器  微波  RF  

基于Xilinx FPGA的片上系統(tǒng)無線保密通信終端設(shè)計(jì)

  • 0引言利用軟件實(shí)施加密算法已經(jīng)成為實(shí)時(shí)安全通信系統(tǒng)的重要瓶頸。標(biāo)準(zhǔn)的商品化CPU和DSP無法跟上數(shù)據(jù)...
  • 關(guān)鍵字: FPGA  片上系統(tǒng)  無線保密  通信終端  

基于FPGA+DSP的高速中頻采樣信號(hào)處理平臺(tái)的實(shí)現(xiàn)

  • 基于FPGA+DSP的高速中頻采樣信號(hào)處理平臺(tái)的實(shí)現(xiàn),摘要:高速中頻采樣信號(hào)處理平臺(tái)在實(shí)際應(yīng)用中有很大的前景,提出采用FPGA+DSP的處理結(jié)構(gòu),結(jié)合高性能A/D和D/A處理芯片,設(shè)計(jì)了一個(gè)通用處理平臺(tái),并對(duì)其主要性能進(jìn)行了測(cè)試。實(shí)驗(yàn)與實(shí)際應(yīng)用表明,該系統(tǒng)具有很強(qiáng)的
  • 關(guān)鍵字: 信號(hào)處理  平臺(tái)  實(shí)現(xiàn)  采樣  中頻  FPGA  DSP  高速  基于  

FPGA在數(shù)字式心率計(jì)中的電路組成及工作原理

  • 本心率計(jì)在數(shù)字式心率計(jì)的基礎(chǔ)上,采用FPGA和VHDL語(yǔ)言實(shí)現(xiàn),減少了元器件使用數(shù)量,提高了測(cè)量精度和可靠性。該電路能夠?qū)崟r(shí)采集并測(cè)量人體心跳的瞬時(shí)和平均心跳速率,判斷并顯示心率狀態(tài)(即心跳是否正常、是否過快或過慢、是否有心率不齊現(xiàn)象)。如果心率過快或過慢或者有心率不齊現(xiàn)象,那么將用不同顏色發(fā)光管進(jìn)行閃爍報(bào)警顯示。

  • 關(guān)鍵字: FPGA  數(shù)字式  電路  工作原理    

基于POWER PC+FPGA架構(gòu)的飛行試驗(yàn)振動(dòng)數(shù)據(jù)實(shí)時(shí)分析

  • 摘要:飛行試驗(yàn)振動(dòng)信號(hào)具有采樣率高、數(shù)據(jù)量大、處理復(fù)雜的特點(diǎn),在現(xiàn)有條件下,通過遙測(cè)鏈路很難將大量的振動(dòng)數(shù)據(jù)實(shí)時(shí)傳輸至地面監(jiān)控系統(tǒng)。針對(duì)試飛測(cè)試的需要,結(jié)合某型號(hào)的試飛關(guān)鍵技術(shù)攻關(guān)研究,突破試飛振動(dòng)數(shù)
  • 關(guān)鍵字: POWER  FPGA  PC  架構(gòu)    

基于Cyclone III FPGA的DDR2接口設(shè)計(jì)分析

  • DDR SDRAM是Double Data Rate SDRAM的縮寫,即雙倍速率同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器。DDR內(nèi)存是在SDRAM內(nèi)存基礎(chǔ)上發(fā)展而來的,能夠在時(shí)鐘的上升沿和下降沿各傳輸一次數(shù)據(jù),可以在與SDRAM相同的總線時(shí)鐘頻率下達(dá)到更高的數(shù)據(jù)傳輸率。雖然DDR2和DDR一樣,都采用相同采樣方式進(jìn)行數(shù)據(jù)傳輸,但DDR2擁有兩倍于DDR的預(yù)讀取系統(tǒng)命令數(shù)據(jù)的能力。
  • 關(guān)鍵字: Cyclone  FPGA  DDR2  III    

高性能FPGA中的高速SERDES接口

  • 引言  串行接口常用于芯片至芯片和電路板至電路板之間的數(shù)據(jù)傳輸。隨著系統(tǒng)的帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代 。起初, SERDES是獨(dú)立的ASSP或ASIC器
  • 關(guān)鍵字: SERDES  FPGA  性能  接口    

基于Xilinx FPGA的片上系統(tǒng)無線保密通信終端

  • 本設(shè)計(jì)使用硬件描述語(yǔ)言VHDL在FPGA數(shù)字邏輯層面上實(shí)現(xiàn)AES加解密,為了系統(tǒng)的擴(kuò)展性和構(gòu)建良好的人機(jī)交互,設(shè)計(jì)通過PS/2鍵盤輸入加密密鑰,并將其顯示在LCD上。在軟核MicroBlaze上,通過SPI總線讀寫FIFO和RAM控制射頻芯片CC2420,使系統(tǒng)具有信道選擇、地址識(shí)別、自動(dòng)CRC校驗(yàn)功能,使系統(tǒng)更加安全、通信誤碼率更低。

  • 關(guān)鍵字: 保密  通信  終端  無線  系統(tǒng)  Xilinx  FPGA  基于  

異步FIFO在FPGA與DSP通信中的運(yùn)用

  • 摘要 利用異步FIFO實(shí)現(xiàn)FPGA與DSP進(jìn)行數(shù)據(jù)通信的方案。FPGA在寫時(shí)鐘的控制下將數(shù)據(jù)寫入FIFO,再與DSP進(jìn)行握手后,DSP通過EMIFA接口將數(shù)據(jù)讀入。文中給出了異步FIFO的實(shí)現(xiàn)代碼和FPGA與DSP的硬件連接電路。經(jīng)驗(yàn)證,利用
  • 關(guān)鍵字: 通信  運(yùn)用  DSP  FPGA  FIFO  異步  

基于FPGA數(shù)據(jù)流控制動(dòng)態(tài)可重構(gòu)的實(shí)現(xiàn)

  • 摘要 基于FPGA基本數(shù)據(jù)流的下載控制方式,利用遺傳算法,通過單片機(jī)控制數(shù)據(jù)流的方式對(duì)FPGA進(jìn)行編程配置,實(shí)現(xiàn)自身重構(gòu),使系統(tǒng)具有自適應(yīng)、自組織和自修復(fù)的特性。
    關(guān)鍵詞 FPGA;遺傳算法;動(dòng)態(tài)重構(gòu);單片機(jī)
  • 關(guān)鍵字: FPGA  數(shù)據(jù)流  動(dòng)態(tài)可重構(gòu)    

RF技術(shù)設(shè)計(jì)的機(jī)械數(shù)碼一體化防盜鎖

  • 機(jī)械數(shù)碼一體化防盜鎖在傳統(tǒng)鎖具的基礎(chǔ)上增加了一個(gè)受控的彈子,只能通過設(shè)置過的合法鑰匙開啟,并且增加了防盜 ...
  • 關(guān)鍵字: RF  機(jī)械  數(shù)碼  防盜鎖  

基于FPGA的CAN總線控制器SJA1000軟核的設(shè)計(jì)

  • 基于FPGA的CAN總線控制器SJA1000軟核的設(shè)計(jì)
    湯書森,劉 棟,李建明
    (蘭州大學(xué)信息科學(xué)與工程學(xué)院,蘭州 730000)
    摘要:分析了CAN控制器SJA1000的特點(diǎn)及CAN協(xié)議通信格式。設(shè)計(jì)了控制器SJA1000的IP軟核,能為應(yīng)用提
  • 關(guān)鍵字: SJA1000  軟核  設(shè)計(jì)  控制器  總線  FPGA  CAN  

基于FIash和JTAG接口的FPGA多配置系統(tǒng)

  • 摘要:針對(duì)需要切換FPGA器件的配置以實(shí)現(xiàn)不同功能的特殊應(yīng)用場(chǎng)合,提出了一種使用大容量的Flash存儲(chǔ)器作配置碼流載體的FPGA多配置系統(tǒng)。該系統(tǒng)采用傳輸速度快的JTAG接口提高了配置碼流的燒寫速度,采用并行從模式減少
  • 關(guān)鍵字: FIash  JTAG  FPGA  接口    

基于USB和FPGA的隨機(jī)數(shù)發(fā)生器驗(yàn)證平臺(tái)

  • 摘要:為了方便基于FPGA實(shí)現(xiàn)的隨機(jī)數(shù)發(fā)生器的驗(yàn)證與演示,以CycloneII FPGA芯片EP2C20Q240C8N為核心,設(shè)計(jì)實(shí)現(xiàn)了隨機(jī)數(shù)發(fā)生器IP核下載與測(cè)試的開發(fā)驗(yàn)證平臺(tái),并詳細(xì)闡述了各模塊的設(shè)計(jì)原理及關(guān)鍵技術(shù)。最后,通過下載
  • 關(guān)鍵字: FPGA  USB  隨機(jī)數(shù)發(fā)生器    

基于FPGA的超高頻讀寫器設(shè)計(jì)

  • 摘要:射頻識(shí)別是一種非接觸自動(dòng)識(shí)別技術(shù),近年來廣泛應(yīng)用于物流管理、車輛收費(fèi)、門禁管理等方面。UHF頻段RFID技術(shù)由于可實(shí)現(xiàn)遠(yuǎn)距離和快速通信而受到越來越多的關(guān)注。文章提出了一款基于ISO/IEC18000-6C協(xié)議的超高頻
  • 關(guān)鍵字: 設(shè)計(jì)  讀寫器  高頻  FPGA  基于  
共7021條 298/469 |‹ « 296 297 298 299 300 301 302 303 304 305 » ›|

rf-fpga介紹

您好,目前還沒有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473