EEPW首頁(yè) >>
主題列表 >>
rf-fpga
rf-fpga 文章 進(jìn)入rf-fpga技術(shù)社區(qū)
基于FPGA實(shí)現(xiàn)多路模擬信號(hào)自適應(yīng)采集系統(tǒng)的設(shè)計(jì)
- 目前,在PCM/FM遙測(cè)體系中模擬信號(hào)采集普遍采用8位量化,全部模擬信號(hào)均歸一化到O~5 V范圍內(nèi),隨著需要采集的模擬信號(hào)的類型多樣化,勢(shì)必增加信號(hào)調(diào)理電路的多樣性,不利于系統(tǒng)的簡(jiǎn)化和模塊化。在量化位數(shù)一定的系統(tǒng)中,被衰減處理的信號(hào)中實(shí)際量化誤差等于N倍(N是信號(hào)被衰減的倍數(shù))的最小量化誤差,因此合理的信號(hào)調(diào)理電路和A/D取值是保證量化精度的關(guān)鍵。本文提供的方式有效地解決了這個(gè)問(wèn)題,既簡(jiǎn)化了前端信號(hào)調(diào)理電路的復(fù)雜度,又充分利用了A/D轉(zhuǎn)換器的輸入電壓動(dòng)態(tài)范圍和量化位數(shù)優(yōu)勢(shì),實(shí)現(xiàn)了對(duì)多路模擬信號(hào)的自適應(yīng)采集
- 關(guān)鍵字: 數(shù)據(jù)采集 信號(hào)調(diào)理 FPGA
基于FPGA的數(shù)據(jù)域邊界掃描測(cè)試向量發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)
- 設(shè)計(jì)了一種基于FPGA的邊界掃描測(cè)試向量發(fā)生器,該發(fā)生器可以為邊界掃描故障診斷系統(tǒng)提供測(cè)試向量,并可計(jì)算測(cè)試向量的故障覆蓋率。與以往通過(guò)軟件提供測(cè)試向量的方法相比,該設(shè)計(jì)在速度和效率上有了較大提高。
- 關(guān)鍵字: 邊界掃描測(cè)試向量 故障診斷 FPGA
基于FPGA和DSP的微型慣導(dǎo)系統(tǒng)
- 慣導(dǎo)系統(tǒng)的硬件組成直接影響到系統(tǒng)的體積和解算速度,構(gòu)建合理的硬件系統(tǒng)直接關(guān)系到慣導(dǎo)系統(tǒng)的精度指標(biāo)。針對(duì)某小型慣導(dǎo)系統(tǒng)對(duì)體積和解算精度的特殊要求,解決已有微型慣導(dǎo)系統(tǒng)的方案缺陷,提出一種工程實(shí)用強(qiáng)的慣導(dǎo)系統(tǒng)。該系統(tǒng)用FPGA作為采集控制慣性傳感器的核心芯片,設(shè)計(jì)了并行采集方案,32位浮點(diǎn)型高速DSP實(shí)現(xiàn)慣導(dǎo)解算。經(jīng)過(guò)轉(zhuǎn)臺(tái)測(cè)試與外場(chǎng)試驗(yàn)表明:系統(tǒng)具有抗干擾能力強(qiáng)、實(shí)時(shí)響應(yīng)迅速、慣性單元標(biāo)定簡(jiǎn)便、易實(shí)現(xiàn)等優(yōu)點(diǎn),系統(tǒng)指標(biāo)完全滿足原設(shè)計(jì)要求。
- 關(guān)鍵字: 慣導(dǎo)系統(tǒng) 慣性傳感器 FPGA
基于FPGA的精跟蹤系統(tǒng)
- 主要研究空間激光通信系統(tǒng)中精跟蹤技術(shù),根據(jù)精跟蹤系統(tǒng)的組成原理與工作原理,設(shè)計(jì)了一種輕小型化、智能化精跟蹤系統(tǒng),該系統(tǒng)以FPGA作為核心器件,完成光斑圖像采集、圖像濾波、光斑位置計(jì)算、數(shù)字控制補(bǔ)償函數(shù)及脫靶量的實(shí)時(shí)輸出等功能。同時(shí)系統(tǒng)可根據(jù)外部環(huán)境變化,自動(dòng)調(diào)整相機(jī)閾值、開窗口位置、積分時(shí)間。搭建試驗(yàn)系統(tǒng)完成精跟蹤實(shí)驗(yàn),實(shí)驗(yàn)表明系統(tǒng)可實(shí)現(xiàn)脫靶量實(shí)時(shí)輸出3 000 Hz以上,符合精跟蹤控制系統(tǒng)技術(shù)指標(biāo)要求。系統(tǒng)在像元分辨力為3μrad的情況下,實(shí)時(shí)跟蹤均方根值為1.17μrad,滿足空間激光通信對(duì)精跟蹤的要
- 關(guān)鍵字: 空間激光通信 精跟蹤技術(shù) FPGA
基于FPGA的紅外序列圖像動(dòng)態(tài)壓縮顯示
- 高位寬紅外相機(jī)數(shù)字視頻信號(hào)在向8位寬模擬信號(hào)線性壓縮顯示轉(zhuǎn)換時(shí)存在細(xì)節(jié)丟失的現(xiàn)象。針對(duì)這一問(wèn)題,提出了一種新算法,即先利用高斯濾波器對(duì)紅外數(shù)字圖像進(jìn)行低通濾波,然后將低頻圖像進(jìn)行線性壓縮后再進(jìn)行直方圖均衡運(yùn)算,之后與濾波產(chǎn)生的高頻細(xì)節(jié)信號(hào)進(jìn)行疊加后送到D/A芯片進(jìn)行模擬顯示。詳細(xì)討論了該算法在FPGA嵌入式系統(tǒng)上的具體硬件結(jié)構(gòu)和實(shí)現(xiàn)方法,并對(duì)12位相機(jī)采集的圖像進(jìn)行了實(shí)時(shí)壓縮顯示實(shí)驗(yàn)。
- 關(guān)鍵字: 圖像高頻噪聲 實(shí)時(shí)壓縮 FPGA
基于FPGA的網(wǎng)絡(luò)化HID電子鎮(zhèn)流器控制芯片的研究
- 本文利用FPGA作為平臺(tái),設(shè)計(jì)了包括DALI通訊協(xié)議棧和數(shù)字化的恒功率PI控制模塊的HID控制芯片。本文首先利用理論分析和仿真設(shè)計(jì)給出了通訊協(xié)議與PI控制器的計(jì)算機(jī)仿真設(shè)計(jì)與驗(yàn)證,分析了系統(tǒng)的工作性能,在此基礎(chǔ)上設(shè)計(jì)出了基于FPGA硬件平臺(tái)的DALI的通訊協(xié)議棧,為網(wǎng)絡(luò)化鎮(zhèn)流器的設(shè)計(jì)提供了完備的通訊接口和可供用戶直接調(diào)用的通訊協(xié)議編解碼平臺(tái),設(shè)計(jì)出了可實(shí)現(xiàn)全橋HID燈恒流、恒功率逆變功能的數(shù)字PI控制模塊,通過(guò)實(shí)驗(yàn)驗(yàn)證,該控制芯片的功能齊全,恒流、恒功率控制精度高、響應(yīng)快,且控制策略更加靈活和準(zhǔn)確可靠,
- 關(guān)鍵字: DALI通訊協(xié)議棧 HID控制 FPGA
基于FPGA的ATM采集卡的設(shè)計(jì)與實(shí)現(xiàn)
- 4口155M異步傳送模式(asynchronous transfer mode,ATM)業(yè)務(wù)采集卡實(shí)現(xiàn)對(duì)4個(gè)155 M ATM overSDH/SONET接口的數(shù)據(jù)采集,基于大容量FPGA(field programmable gate array)實(shí)現(xiàn)AAL2/AAL5的線速信元重組,重組后生成的AAL2SSSAR-SDU/AAL5 CPCS-SDU加上時(shí)間戳、ATM通道標(biāo)識(shí)后,封裝成以太網(wǎng)報(bào)文,通過(guò)采集輸出口輸出給信令協(xié)議分析服務(wù)器,可實(shí)現(xiàn)對(duì)Iu-CS、Iu-PS接口的信令監(jiān)測(cè),同時(shí)支持cell m
- 關(guān)鍵字: ATM 異步傳送模式 FPGA
基于DSP EMIF口及FPGA設(shè)計(jì)并實(shí)現(xiàn)多DSP嵌入式系統(tǒng)
- 在實(shí)時(shí)圖像處理、雷達(dá)信號(hào)處理、軟件無(wú)線電、電子對(duì)抗、3G數(shù)值仿真計(jì)算中,單DSP無(wú)法滿足實(shí)時(shí)性和高速運(yùn)算量要求,往往需要多DSP進(jìn)行協(xié)同處理。本文針對(duì)DSP的EMIF接口和FPGA的特點(diǎn),設(shè)計(jì)8個(gè)DSP通信的嵌入式系統(tǒng)。
- 關(guān)鍵字: 多DSP嵌入式系統(tǒng) EMIF FPGA
基于FPGA和PCI的AFDX終端接口卡設(shè)計(jì)
- 航空電子全雙工交換式以太網(wǎng)(AFDX)是在商用以太網(wǎng)的基礎(chǔ)上經(jīng)過(guò)改進(jìn)實(shí)時(shí)性和可靠性建立起來(lái)的。依據(jù)ARINC664規(guī)范第7部分對(duì)終端接口卡時(shí)延和抖動(dòng)的性能要求,提出基于FPGA和PCI的AFDX終端接口卡的整體設(shè)計(jì)方案,對(duì)發(fā)送和接收模塊等關(guān)鍵模塊進(jìn)行了設(shè)計(jì),并分析了PCI接口驅(qū)動(dòng)程序。測(cè)試結(jié)果表明,該接口卡實(shí)時(shí)性好、傳輸速率高、穩(wěn)定可靠,符合AFDX協(xié)議標(biāo)準(zhǔn)。
- 關(guān)鍵字: 全雙工交換式以太網(wǎng) 實(shí)時(shí)性 FPGA
基于FPGA的四通道視頻縮放引擎的研究及設(shè)計(jì)
- 設(shè)計(jì)了一種可實(shí)現(xiàn)4路視頻信號(hào)縮放和幀率轉(zhuǎn)換的電路架構(gòu)。視頻信號(hào)依次經(jīng)過(guò)縮小模塊、幀率轉(zhuǎn)換模塊以及放大模塊,有效地減少了幀率轉(zhuǎn)換對(duì)存儲(chǔ)器帶寬的需求。
- 關(guān)鍵字: 幀率轉(zhuǎn)換 加權(quán)均值算法 FPGA
LTE上行DFT/IDFT的一種設(shè)計(jì)實(shí)現(xiàn)
- MSL4163提供1MHz I2C串口,器件包括先進(jìn)的PWM引擎以及片上EEPROM等。主要用在電視和臺(tái)式電腦監(jiān)視器、醫(yī)療、工業(yè)儀表和汽車音/視頻顯示器。本文介紹了MSL4163/MSL4164主要特性、方框圖和典型應(yīng)用電路、級(jí)聯(lián)連接電路。
- 關(guān)鍵字: 3GPP協(xié)議 流水線結(jié)構(gòu) FPGA
數(shù)字基帶預(yù)失真系統(tǒng)中環(huán)路延遲估計(jì)的FPGA實(shí)現(xiàn)
- 基于FPGA芯片Stratix II EP2S60F672C4設(shè)計(jì)實(shí)現(xiàn)了數(shù)字基帶預(yù)失真系統(tǒng)中的環(huán)路延遲估計(jì)模塊。該模塊運(yùn)用了一種環(huán)路延遲估計(jì)新方法,易于FPGA實(shí)現(xiàn)。同時(shí),在信號(hào)失真的情況下也能給出正確的估計(jì)結(jié)果。Modelsim SE 6.5c的時(shí)序仿真結(jié)果和SignalTaps II的硬件調(diào)試結(jié)果驗(yàn)證了模塊的有效性。
- 關(guān)鍵字: 數(shù)字基帶預(yù)失真系統(tǒng) 環(huán)路延遲估計(jì) FPGA
rf-fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473