EEPW首頁(yè) >>
主題列表 >>
xilinx fpga
xilinx fpga 文章 進(jìn)入xilinx fpga技術(shù)社區(qū)
基于FPGA的MC-CDMA基帶系統(tǒng)的實(shí)現(xiàn)
- MIMO技術(shù)、多載波技術(shù)與鏈路自適應(yīng)技術(shù)是未來(lái)移動(dòng)通信系統(tǒng)最值得關(guān)注的幾種物理層技術(shù)。MIMO技術(shù)在提高系統(tǒng)頻譜利用率方面性能卓越,多載波CDMA技術(shù)則能有效地對(duì)抗頻率選擇性衰落,將MIMO技術(shù)與MC-CDMA方案相結(jié)合,構(gòu)成空域復(fù)用MC-CDMA系統(tǒng),將在很大程度上提高系統(tǒng)的性能和容量,更有效地提高信息傳輸速率,完成基于FPGA的空域復(fù)用 MIMO MC一CDMA系統(tǒng)的基帶信號(hào)處理平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn)的任務(wù)[1]。本文采用硬件仿真模型模擬MIMO信道的方法,實(shí)現(xiàn)了對(duì)系統(tǒng)的聯(lián)合調(diào)試與功能驗(yàn)證,與軟件仿真結(jié)果進(jìn)
- 關(guān)鍵字: MC-CDMA FPGA 基帶系統(tǒng)
基于MAX7000系列CPLD的數(shù)據(jù)采集系統(tǒng)
- CPLD是復(fù)雜的PLD,專指那些集成規(guī)模大于1000門以上的可編程邏輯器件。它由與陣列、或陣列、輸入緩沖電路...
- 關(guān)鍵字: CPLD MAX7000 數(shù)據(jù)采集 FPGA
FPGA設(shè)計(jì)中的時(shí)序管理
- FPGA設(shè)計(jì)中的時(shí)序管理, 當(dāng)FPGA設(shè)計(jì)面臨高級(jí)接口的設(shè)計(jì)問(wèn)題時(shí),該采取什么辦法來(lái)解決呢?美國(guó)EMA公司的TimingDesigner軟件可以簡(jiǎn)化這些設(shè)計(jì)問(wèn)題,并提供對(duì)幾乎所有接口的預(yù)先精確控制。下問(wèn)文將向你娓娓道來(lái)?! ∫?、摘要 從簡(jiǎn)單SRAM接
- 關(guān)鍵字: 管理 時(shí)序 設(shè)計(jì) FPGA
一種基于FPGA的復(fù)數(shù)浮點(diǎn)協(xié)方差矩陣實(shí)現(xiàn)
- O引言協(xié)方差矩陣的計(jì)算是信號(hào)處理領(lǐng)域的典型運(yùn)算,是實(shí)現(xiàn)多級(jí)嵌套維納濾波器、空間譜估計(jì)、相干源...
- 關(guān)鍵字: FPGA 協(xié)方差矩陣 復(fù)數(shù)浮點(diǎn) FIFO 信號(hào)處理
超越摩爾定律 賽靈思全球首發(fā)堆疊硅片互聯(lián)技術(shù)
- 日前,全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc.)宣布推出業(yè)界首項(xiàng)堆疊硅片互聯(lián)技術(shù),即通過(guò)在單個(gè)封裝中集成多個(gè) FPGA 芯片,實(shí)現(xiàn)突破性的容量、帶寬和功耗優(yōu)勢(shì),以滿足那些需要高密度晶體管和邏輯,以及需要極大的處理能力和帶寬性能的市場(chǎng)應(yīng)用。通過(guò)采用3D封裝技術(shù)和硅通孔 (TSV) 技術(shù),賽靈思28nm 7系列FPGA目標(biāo)設(shè)計(jì)平臺(tái)所能滿足的的資源需求,是最大單芯片 FPGA 所能達(dá)到的兩倍。這種創(chuàng)新的平臺(tái)方法不僅使賽靈思突破了摩爾定律的界限,而且也為電子產(chǎn)品制造商系統(tǒng)的大規(guī)模集成提供了
- 關(guān)鍵字: Xilinx FPGA 堆疊硅片互聯(lián)技術(shù)
3G/4G時(shí)代FPGA將扮演重要角色
- 26年前賽靈思發(fā)明了可編程邏輯器件,現(xiàn)在,賽靈思的產(chǎn)品已經(jīng)遍布無(wú)線基礎(chǔ)設(shè)施當(dāng)中,特別是在國(guó)內(nèi)TD-SCDMA的部署中,無(wú)處不在。FPGA的一個(gè)重要價(jià)值在于為運(yùn)營(yíng)商快速將產(chǎn)品推向市場(chǎng)提供了時(shí)間保證,并且FPGA的可編程性使其即使在3G網(wǎng)絡(luò)部署完成后,仍然能以低成本進(jìn)行下一代產(chǎn)品升級(jí),提供差異化增值服務(wù)。高度集成帶有并行DSP處理能力的FPGA還可以以極具成本及功耗優(yōu)勢(shì)在BBU、RRU、PTN、GPON/EPON,以及40G/100G以太網(wǎng)中取代ASIC/ASSP。
- 關(guān)鍵字: FPGA 3G
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473