xilinx fpga 文章 進入xilinx fpga技術(shù)社區(qū)
利用Virtex-5 FPGA實現(xiàn)更高的性能
- 在FPGA系統(tǒng)設(shè)計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級性能的過程中受益于Xilinx® 的Virtex™-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric™技術(shù)。以針對邏輯和算術(shù)功能的量化預(yù)期性能改進為例,我將探究ExpressFabric架構(gòu)的主要功能?;趯嶋H客戶設(shè)計的基準將說明Virtex-5ExpressFabric技術(shù)性能平均比前一
- 關(guān)鍵字: FPGA Virtex-5 單片機 嵌入式系統(tǒng)
做中國的FPGA 迎接消費電子盛宴——專訪Actel CEO John East
- 做中國的FPGA產(chǎn)品!這句話聽起來很響亮,出自賽靈思?還是Altera?多年來,人們總是習(xí)慣性的把FPGA市場上的風(fēng)吹草動都歸結(jié)到難分伯仲的PLD雙雄身上。不僅因為這兩家公司長期壟斷FPGA市場,總計占了85%以上的份額,還在于最近他們?yōu)闋帄Z65納米聲勢激烈競爭,口水仗不斷上演。這種多年不變的市場格局讓人們幾乎淡忘了FPGA市場上還有Lattice 、Actel 、Quicklogic等眾多無名小輩。不過,這一響亮的聲音不是來自PLD雙雄,而是目前市場上排名第四的FPGA供應(yīng)商Actel。 Ac
- 關(guān)鍵字: Actel CEO FPGA 單片機 嵌入式系統(tǒng)
面向FPGA的ESL工具
- 邏輯設(shè)計領(lǐng)域正發(fā)生著根本變化,新一代設(shè)計工具能夠幫助軟件開發(fā)者將其算法表達直接轉(zhuǎn)換成硬件,而無需學(xué)習(xí)傳統(tǒng)的硬件設(shè)計技術(shù)。這些工具及相關(guān)設(shè)計方法學(xué)一起被歸類為電子系統(tǒng)級 (ESL) 設(shè)計,廣義上指從比目前主流的寄存器傳輸級 (RTL) 更高的抽象級別上開始的系統(tǒng)設(shè)計與驗證方法學(xué)。與硬件語言如 Verilog 和 VHDL比起來,ESL 設(shè)計語言在語法和語義上與流行的 ANSI C 比較接近。 ESL 與 FPGA 的關(guān)系ESL 工具已經(jīng)存在了一段時間,而許多人覺得這些工具主要專注于 ASIC 設(shè)計流程。然
- 關(guān)鍵字: ESL FPGA 單片機 嵌入式系統(tǒng)
USB2.0虛擬邏輯分析儀的設(shè)計與實現(xiàn)
- 引言 傳統(tǒng)的邏輯分析儀體積龐大、價格昂貴、通道數(shù)目有限,并且在數(shù)據(jù)采集、傳輸、存儲、顯示等方面存在諸多限制,在很大程度上影響了其在實際中的應(yīng)用。選用高性能的FPGA芯片進行數(shù)據(jù)處理,充分利用PC的強大處理功能,配合LabView圖形化語言開發(fā)的虛擬邏輯分析儀,其數(shù)據(jù)處理和傳輸速率大大提高,適用性極大增強,其顯示、操作界面和低廉的成本較之傳統(tǒng)的邏輯分析儀具有極大的優(yōu)勢和發(fā)展前景。 工作原理 本設(shè)計選用Altera公司的Cyclone系列FPGA器件EP1C3進行數(shù)據(jù)采集和處理,外接S
- 關(guān)鍵字: FPGA USB2.0 測量 測試 虛擬邏輯分析儀
賽靈思宣布交付性能最高的DSP平臺——VIRTEX-5 SXT FPGA
- 賽靈思宣布開始向市場交付針對高性能數(shù)字信號處理(DSP)而優(yōu)化的65 nm Virtex-5 SXT現(xiàn)場可編程門陣列(FPGA)器件的首批產(chǎn)品。SXT平臺創(chuàng)造了DSP性能的行業(yè)新紀錄——550MHz下性能達352 GMAC,而且動態(tài)功率較上一代90nm器件相比降低35%。此外,SXT平臺還是第一個集成了串行收發(fā)器的DSP優(yōu)化的FPGA產(chǎn)品系列。 通過三款可滿足下一代無線和視頻應(yīng)用對超高DSP帶寬和更低系統(tǒng)成本要求的新器件,Virtex-5 SXT平
- 關(guān)鍵字: DSP平臺 FPGA SXT VIRTEX-5 單片機 交付性 嵌入式系統(tǒng) 賽靈思
一種新型數(shù)字溫度測量電路的設(shè)計及實現(xiàn)
- 摘 要:提出一種內(nèi)嵌時鐘功能的溫度測量電路的設(shè)計方案。測溫電路利用溫度傳感器監(jiān)測外界溫度的變化,通過振蕩器將溫度傳感器的阻值變化轉(zhuǎn)換為頻率信號的變化,實現(xiàn)模擬信號到數(shù)字信號的轉(zhuǎn)換,然后利用數(shù)字信號處理方法計算得出溫度值,實現(xiàn)溫度的測量。 關(guān)鍵詞:溫度傳感器 振蕩器 FPGA 用傳統(tǒng)的水銀或酒精溫度計來測量溫度,不僅測量時間長、讀數(shù)不方便、而且功能單一,已經(jīng)不能滿足人們在數(shù)字化時代的要求。本文提出了一種新型的數(shù)字式溫度測量電路的設(shè)計方案,該方案集成了溫度測量電路和實時日歷時鐘電路。
- 關(guān)鍵字: FPGA 測量 測試 溫度傳感器 振蕩器
基于DSP與雙目CMOS攝像頭的數(shù)字圖像處理系統(tǒng)
- 摘 要:介紹了基于浮點DSP處理器與雙CMOS攝像頭的數(shù)字圖像采集處理系統(tǒng),探討了系統(tǒng)的基本原理和設(shè)計方法,并給出了系統(tǒng)的實現(xiàn)方案。在該系統(tǒng)中,數(shù)據(jù)采集由兩個相互獨立的CMOS攝像頭完成,并由DSP進行圖像處理,FPGA協(xié)同DSP完成時序邏輯控制和組合邏輯控制。處理后的圖像可以通過1394接口輸出。該系統(tǒng)主要由FPGA和DSP實現(xiàn),設(shè)計靈活,具有很強的重構(gòu)性。 關(guān)鍵詞:圖像 圖像處理 DSP FPGA IEEE1394 傳統(tǒng)的數(shù)字圖像處理通常
- 關(guān)鍵字: DSP FPGA IEEE1394 單片機 嵌入式系統(tǒng) 圖像 圖像處理 消費電子 消費電子
G.726語音編解碼器在SoPC中的實現(xiàn)
- 摘 要:在對G.726語音編解碼標準分析的基礎(chǔ)上給出了基于FPGA的DSP設(shè)計流程,利用MATLAB/Simulink、DSP Builder和SOPC Builder工具設(shè)計了G.726語音編解碼器,通過仿真實驗驗證了所設(shè)計的編解碼器模型的正確性,實現(xiàn)了編解碼器在SoPC系統(tǒng)中的綜合。 關(guān)鍵詞:ADPCM MATLAB/Simulink DSP Builder FPGA SoPC G.726是ITU前身CCITT于1990年在G.721和G.723標準的基礎(chǔ)上提出的關(guān)于把64kbps非線性PCM信號
- 關(guān)鍵字: ADPCM Builder DSP FPGA MATLAB/Simulink SoPC 消費電子 消費電子
基于FPGA的IPV6數(shù)據(jù)包的拆裝實現(xiàn)
- 基于FPGA的IPV6數(shù)據(jù)包的拆裝實現(xiàn) 王志遠, 杜詩武, 曲 晶(信息工程學(xué)院 信息技術(shù)研究所,河南 鄭州 450002) 摘 要:介紹了一種運用FPGA將IPV6數(shù)據(jù)包的包頭和數(shù)據(jù)部分分離并重新封裝的方法。利用該方法,可以使IPV6數(shù)據(jù)包的拆裝處理速度達到2Gbit/s以上。 關(guān)鍵詞:FPGA IPV6數(shù)據(jù)包 拆裝 FIFO 筆者在參與國家“863”重大專題項目“高速密碼芯片及驗證平臺系統(tǒng)”的過程中,遇到了將IPV6數(shù)據(jù)包的包頭和數(shù)據(jù)部分拆開,然后把數(shù)據(jù)部分送密碼芯片進行加
- 關(guān)鍵字: FIFO FPGA IPV6數(shù)據(jù)包 拆裝
基于DSP和FPGA的ARINC429機載總線接口板的硬件設(shè)計
- 基于DSP和FPGA的ARINC429機載總線接口板的硬件設(shè)計 西安交通大學(xué)電子與信息工程學(xué)院(710049) 種稚萌 王 亮 韓崇昭 李 峰 摘 要:介紹了民用飛機機載數(shù)據(jù)總線ARINC429的硬件接口板,該接口板采用DSP和FPGA實現(xiàn)四路ARINC429信號收發(fā)通道,使整個系統(tǒng)的處理速度大大提高。 關(guān)鍵詞:ARINC429總線 DSP FPGA 機載數(shù)據(jù)總線 ARINC429在當代的運輸機和相當數(shù)量的民航客機 (如A310、A300、A600、B757、B767)中有著廣
- 關(guān)鍵字: ARINC429總線 DSP FPGA
基于FPGA實現(xiàn)FIR濾波器的研究
- 基于FPGA實現(xiàn)FIR濾波器的研究 武漢大學(xué)電氣工程學(xué)院(430072) 郭曉宇 潘 登 楊同中 摘 要:針對在FPGA中實現(xiàn)FIR濾波器的關(guān)鍵——乘法運算的高效實現(xiàn)進行了研究,給出了將乘法化為查表的DA算法,并采用這一算法設(shè)計了FIR濾波器。通過FPGA仿真驗證,證明了這一方法是可行和高效的,其實現(xiàn)的濾波器的性能優(yōu)于用DSP和傳統(tǒng)方法實現(xiàn)的FIR濾波器。最后介紹了整數(shù)的CSD表示和還處于研究階段的根據(jù)FPGA實現(xiàn)的要求改進的最優(yōu)表示。 關(guān)鍵詞:FPGA DA FIR濾波器 CSD
- 關(guān)鍵字: CSD DA FIR濾波器 FPGA
內(nèi)嵌ARM核的FPGA芯片EPXA10及其在圖像驅(qū)動和處理方面的應(yīng)用
- 內(nèi)嵌ARM核的FPGA芯片EPXA10及其在圖像驅(qū)動和處理方面的應(yīng)用 北京航空航天大學(xué)自動化科學(xué)與電氣工程學(xué)院(100083) 尹 娜 江 潔 張廣軍 摘 要:介紹了內(nèi)嵌 ARM核的FPGA芯片EPXA10的主要功能特點、內(nèi)部結(jié)構(gòu)及工作方式,通過其在圖像驅(qū)動和處理方面的應(yīng)用,體現(xiàn)了EPXA10邏輯控制實現(xiàn)簡單、對大量數(shù)據(jù)做簡單處理速度快以及軟件編程靈活的特點。 關(guān)鍵詞:ARM FPGA EPXA10 圖像驅(qū)動 圖像處理 隨著亞微米技術(shù)的發(fā)展,F(xiàn)PGA芯片密度不斷增加,并以強大的
- 關(guān)鍵字: ARM EPXA10 FPGA 圖像處理 圖像驅(qū)動
高速數(shù)字串行加法器及其應(yīng)用
- 高速數(shù)字串行加法器及其應(yīng)用 深圳南山區(qū)科技園中興通訊IC開發(fā)一部(518057) 鐘信潮上海盛立亞光網(wǎng)絡(luò)系統(tǒng)有限公司 薛小剛深圳南山區(qū)科技園中興通訊3G開發(fā)(518057) 王 誠 摘 要:與傳統(tǒng)加法器相比,數(shù)字串行加法器具有工作頻率高、占用資源少、設(shè)計靈活等優(yōu)點。介紹了數(shù)字串行加法器的原理,說明了該加法器在FPGA上的實現(xiàn)要點及其在匹配濾波器設(shè)計中的應(yīng)用。 關(guān)鍵詞:加法器 位并行 數(shù)字串行 FPGA 匹配濾波器 與傳統(tǒng)DSP相比,定制DSP具有速度更高、設(shè)計靈活、易于更改
- 關(guān)鍵字: FPGA 加法器 匹配濾波器 數(shù)字串行 位并行
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實際應(yīng)用要求進行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時間 [ 查看詳細 ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473