多核cpu 文章 進(jìn)入多核cpu技術(shù)社區(qū)
FPGA與多核CPU如何改變嵌入式設(shè)計
- 隨著嵌入式器件在過去數(shù)十年來的爆炸性成長,使得硬件組件及軟件工具都有顯著的改善。雖然有著這種成長與創(chuàng)新,但傳統(tǒng)嵌入式系統(tǒng)的設(shè)計方法卻少有進(jìn)步,并逐漸變成一種障礙。有鑒于新標(biāo)準(zhǔn)與協(xié)議的快速發(fā)展,以及對產(chǎn)品上市壓力的日益增加,嵌入式系統(tǒng)設(shè)計也即將發(fā)生顛覆性的典范改變。隨著硬件技術(shù)及軟件工具的進(jìn)步在加速成長,由整合所帶來的挑戰(zhàn)也
- 關(guān)鍵字: 多核CPU 嵌入式設(shè)計 FPGA
基于多核CPU和GPU的高光譜數(shù)據(jù)并行幾何校正
- 針對高光譜幾何校正計算復(fù)雜,大數(shù)據(jù)量頻繁傳輸降低處理效率,無法滿足實時需求等問題。提出基于多核CPU和GPU的并行計算模型。實現(xiàn)基于GPU的并行幾何校正,并引入流水線并行思想提出基于多線程的數(shù)據(jù)讀寫優(yōu)化方法,實現(xiàn)重采樣部分的數(shù)據(jù)I/O優(yōu)化。應(yīng)用航空推掃成像儀所得高光譜數(shù)據(jù)進(jìn)行實驗,驗證該方法能夠有效地隱藏部分硬盤與內(nèi)存間的數(shù)據(jù)I/O時間,幾何校正加速比達(dá)到4.03,在基于GPU的并行計算基礎(chǔ)上提高了1.74倍。
- 關(guān)鍵字: 高光譜數(shù)據(jù) 幾何校正 并行計算 多核CPU
共4條 1/1 1 |
多核cpu介紹
您好,目前還沒有人創(chuàng)建詞條多核cpu!
歡迎您創(chuàng)建該詞條,闡述對多核cpu的理解,并與今后在此搜索多核cpu的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對多核cpu的理解,并與今后在此搜索多核cpu的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473